本文档介绍了基于51单片机的can总线通信电路的接口设计及代码。
1
成品STM32开发板的硬件设计电路图,其中包含很详细的接口设计,不仅是拥有这块开发板的人,还是用来作为设计参考,都是比较好的资料
2025/3/27 3:11:34 247KB 开发 stm32 电路设
1
介绍SVN各个目录使用规范Svn目录使用规范TortoiseSVN客户端工具选择创建SVN目录结构的选项(生成trunk、branches、tags目录),如下图:1、trunk是主分支,是日常开发进行的地方。
2、branches是分支。
一些阶段性的release版本,这些版本是可以继续进行开发和维护的,则放在branches目录中。
3、tags目录一般是只读的,这里存储阶段性的发布版本,只是作为一个里程碑的版本进行存档。
注:在这需要说明下分三个目录的原因,如果项目分为一期、二期、三期等,那么一期上线时的稳定版本就应该在一期完成时将代码copy到branches上,这样二期开发的代码就对一期的代码没有影响,如新增的模块就不会部署到生产环境上。
而branches上的稳定的版本就是发布到生产环境上的代码,如果用户使用的过程中发现有bug,则只要在branches上修改该bug,修改完bug后再编译branches上最新的代码发布到生产环境即可。
tags的作用是将在branches上修改的bug的代码合并到trunk上时创建个版本标识Trunk目录:Doc(文档库,放项目相关文档类)、sourcecede(代码库)Doc目录下按项目存放文档,以下以proj1为例做说明Proj1----项目名1、Controlled------组织级scm建一个名为controlled的目录,当项目某文档通过评审后,组织级scm从项目目录下找到那文档,复制到controlled目录下。
(一般用不到)2、Develop---开发文档2.1、Design----设计文档2.1.1、DbDesign---数据库设计文档2.1.2、HLD---概要设计2.1.3、InterfaceDesign---接口设计2.1.4、ServiceDesign---服务设计2.2、REQ---需求文档2.3、SRS---软件需求规格说明2.4、Test---测试文档2.4.1、Review---可空2.4.2、TestCese---测试用例2.4.3、TestDoc---测试文档2.4.4、TestEnv---测试环境说明2.4.5、TestReport---测试报告3、Document---项目文档4、Management---管理文档4.1、Meetings--会议纪要4.2、PIM---4.3、Plan---计划4.3.1、review4.3.2、SDP---软件开发策划文档4.3.3、SPP---软件项目策划文档4.4、report---报告4.4.1、Milestonereport---版本报告4.4.2、ProjectTrackReport---项目跟踪报告4..4.3、SCM---软件配置管理文档 4.4.4、SQA---软件质量保证计划4.4.5、项目周报4.5、Sow---工作说明书4.6、Summarize---总结4.7、Template---模板4.8、Trainning---培训文档打标签/分支有两种方式:1、选中项目,就是trunk下的本地项目,右击,选中Branch/Tag,出现如下对话框。
下图中的配置完成了之后,点击OK即可完成“打标签/分支”。
2、直接在SVN上在对应的标签/分支目录下创建对应的版本文件夹,将trunk下稳定版本的代码直接copy到对应的文件目录下即可。
2025/2/25 9:09:55 394KB SVN
1
设计一个定时器。
要求:能够输入定时时间,定时最长时间为99分59秒;
按启动键后开始倒计时,数码管显示当前剩余时间,每秒钟刷新一次数码管显示的数值;
定时时间到达后,用数码管闪烁指示。
2025/2/14 16:57:49 33KB ZLG7289 c8051f330
1
PCIE协议分析及FPGAPCIE接口设计
2024/11/17 2:28:52 2.21MB pci-e FPGA
1
SEP4020核心板+开发底板PROTELDXP设计硬件原理图+PCB文件,包括SEP4020核心板+底板2个文件,核心板4层板设计,大小为69x49mm,对外接口为金手指接口设计,底板2层板设计,大小为180x120mm,主要器件包括SEP4020,K4S561632H,SST39VF1601,MAX3221,DM9161E,S1R72005等。
ProtelDXP设计的项目工程文件,包括完整的原理图及PCB印制板图,可用ProtelDXP或AltiumDesigner(AD)软件打开或修改,可作为你产品设计的参考。
1
总体设计项目功能需求性能需求运行需求基本设计概念和处理流程各功能模块关系结构图内部接口设计维护设计
2024/9/16 14:44:27 86KB 用户管理模块 概要设计
1
在网上找了很久,很多资源都是扫描版本或者分数太高。
国标本身就是应该公开公布的,因此特地上传以供大家下载,需要1积分是由于CSDN限制。
文档清单如下:01-可行性分析(研究)报告(FAR).doc02-软件开发计划(SDP).doc03-软件测试计划(STP).doc04-软件安装计划(SIP).doc05-软件移交计划(STrP).doc06-运行概念说明(OCD).doc07-系统(子系统)需求规格说明(SSS).doc08-接口需求规格说明(IRS).doc09-系统(子系统)设计(结构设计)说明(SSDD).doc10-接口设计说明(IDD).doc11-软件需求规格说明(SRS).doc12-数据需求说明(DRD).doc13-软件(结构)设计说明(SDD).doc14-数据库(顶层)设计说明(DBDD).doc15-软件测试说明(STD).doc16-软件测试报告(STR).doc17-软件配置管理计划(SCMP).doc18-软件质量保证计划(SQAP).doc19-开发进度月报(DPMR).doc20-项目开发总结报告(PDSR).doc21-软件产品规格说明(SPS).doc22-软件版本说明(SVD).doc23-软件用户手册(SUM).doc24-计算机操作手册(COM).doc25-计算机编程手册(CPM).docqt-软件问题报告.docqt-软件需求变更单.doc
2024/9/5 2:53:56 409KB 国标
1
压缩包里有整套的华为开发资料,有很大参考价值,和IBM的也很相似,超赞:1、华为需求设计需求分析写作培训.ppt(培训如何去写优秀的需求文档、设计文档)2、软件需求规格说明书模板、概要设计模板、详细设计模板、接口设计模板
2024/8/14 14:40:06 2.68MB 华为 需求 设计
1
RaizeComponents是Delphi和C++Builder的一个用户接口设计系统,RaizeComponents是Delphi和C++Builder的用户界面设计系统,它的中心是一个集合超过125个通用本机VCL控件并建立在此技术基础之上,这些高品质的组件首次创建于十五年前,为开发人员带来了无与伦比的优势功能和灵活性,而不会牺牲易用性,除了核心控件集之外,Raize组件包括100多个组件设计人员,专注于简化用户界面发展,现在比以往任何时候,开发人员都使用RaizeComponents来构建复杂的用户在更短的时间内完成接口,省力的主要重点是添加到的新VCL功能Embarca
2024/5/29 12:47:41 46.19MB delphiRaize组件 RzButton delphi2009-XE3
1
共 39 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡