这个是15国赛国一频率计32407vet6的mcu控制部分
2024/3/31 21:05:57 5.64MB 国赛 频率计stm32 部分
使用A*算法进行路径规划,随机生成障碍物,生成最小路径。
2024/3/31 17:25:18 3KB matlab A*算法 路径规划
最新树莓派4B手册,介绍了树莓派硬件资源,历史,镜像安装,编写代码等基础知识,适合刚入门的初学者浏览。
2024/3/31 9:49:55 7.46MB 树莓派
4*4矩阵键盘+1602液晶显示的proteus仿真实验
2024/3/31 9:22:46 60KB 矩阵键盘 1602
stm32+测速+调速。
基于stm32单片机的测速、调速设计,内含电路原理图,可使用ad直接编辑。
课程设计
2024/3/30 19:03:07 2.96MB stm3 pw
原汁原味的英,从整体上介绍Opnet环境中无线局域网(IEEE802.11)仿真搭建步骤
2024/3/30 16:28:38 704KB opnet 802.11 仿真
tivaware常用函数中文版,TM4库函数,tivaware常用的库函数翻译,不完全,但是常用的都包含了
2024/3/30 8:52:05 1.61MB tivaware TM4 库函数 中文
实验目的】1. 掌握CPU的设计步骤2. 学会芯片的运用及其功能【实验环境】Maxplus2环境下实现非常简单CPU数据通路的设计【实验内容】可选以下实验之一:1、绘制“非常简单CPU”数据通路(MAX+PLUSII环境)数据通路2、绘制移位-相加乘法电路(MAX+PLUSII环境)3、绘制MIPS处理器数据通路(“画笔”或Powerpoint或手工)实验辅助材料对上述三个实验,分别提供以下辅助材料:1、“非常简单CPU”数据通路,给出步骤和指导,见后。
2、乘法电路,给出实验原理图(MAX+PLUSII的gdf文件,但不完整或有错误)。
3、MIPS处理器,给出数据通路的图片文件。
附:绘制“非常简单CPU”数据通路步骤及指导非常简单CPU的寄存器:一个8位累加器AC,一个6位的地址寄存器AR,一个6位的程序计数器PC,一个8位的数据寄存器DR,一个2位的指令寄存器IR。
其数据通路详见教材P。
2024/3/30 4:14:19 146KB maxplus 实验报告 非常简单CPU设计
基于intel汇编程序设计的工具,参考书上的网址打不开,在csdn上找的免费的,给大家免费用。
2024/3/29 22:33:43 29KB irvine32.inc
USBPD3.0协议详解,USBIF最新发布的usbpowerdelivery资料
2024/3/29 14:04:15 7.98MB PD3.0
共 1000 条记录 首页 上一页 下一页 尾页