用于弱信号检测的二阶匹配随机共振效应的SMSR仿真
2025/6/25 9:52:10 6KB SMSR
OTL功率放大器-Multisim仿真及应用测试
2025/6/25 9:20:54 187KB 功率放大器
FPGAUSB2.0IP核工程(详细verilog源码和文档)
2025/6/25 9:50:16 192KB IP核 USB
此代码为基于FastDFS实现的网盘系统,能够实现文件的上传、下载,删除及搜索,并能够实现图片,音乐,视频的在线预览。
开发语言为Java,开发工具为Eclipse,下载代码后,直接导入自己的Eclipse后就行。
2025/6/25 0:49:43 1.96MB FastDFS
串联型直流稳压电源设计,包含了Multisim电路仿真、Altiumdesigner电路板制作,以及测试
2025/6/25 0:19:41 1.74MB 直流稳压电源 Altium 电路板制作
基于FPGA及sja1000实现CAN总线通讯,有部分注释,仿真测试无误,目前设置为波特率1000k
2025/6/24 15:27:44 7KB FPGA
使用cordic算法实现了verilog求解对数的算法,仿真,工程均经过验证。
为了节省资源,采用的是串行cordic的方式,并附上相关文献。
2025/6/24 14:40:58 2.2MB 对数(log) verilog
iec61000-4-52005版本和2014版本,iec61000-4-52005版本和2014版本,
2025/6/24 10:25:41 4.58MB 61000-4-5
FAT32文件系统在STM32f103的移植,裸机移植,并不包含操作系统,还有一些移植的技巧和步骤。
包括源码
2025/6/24 10:21:23 10.23MB FAT32
共 1000 条记录 首页 上一页 下一页 尾页