zedboard的vivado2018工程,直接输出helloworld!可检测开发板或者用于ZYNQ的工程搭建学习。
2024/12/8 6:28:19 8.47MB ZYNQ zedboard vivado FPGA
1
洗衣机控制器的要求1)设计一个电子定时器,定时时间为99秒,控制洗衣机作如下运转:启动→正转20秒→暂停10秒→反转20秒→暂停10秒→定时时间未到回到“正转20秒→暂停10秒→……”,定时到则停止;
2)若定时到,则停机发出LED全亮作为指示信号;
3)用数码管显示洗涤的剩余时间(秒数),按倒计时方式对洗涤过程作计时显示,直到时间到,停机;
洗涤过程由按下按键开始;
用LED0、LED3、LED6分别表示“正转”、“暂停”、“反转”三个状态,按复位键返回初始状态。
FPGA芯片为XILINX的XC7A100T,软件版本vivado2018.2,程序已经写好绑上自己的管脚就能用,里面有debug和testbench调试程序。
2024/8/29 5:25:01 22.48MB vivado fpga verilog 洗衣机控制程序
1
在官网下载vivado需要有效账户,网络上有比较多的都是下载大50多不好使,下载不动,这个资源很好,速度很快
2024/7/28 11:41:35 228B vivado 百度网盘资源
1
modelsim10.7文件及方法。
软件查看另一个分享。
Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。
它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。
ModelSim10.7可与QuartusII18.0以及VIVADO2018.X版本无缝连接,并且完美支持最新器件型号,例如ZYNQ以及7的开发等。
并且目前FPGA+ARM的ZYNQ方案较为火热,ModelSim10.7更为改方案提供更加便捷的仿真。
2024/7/12 11:52:50 114B 软件
1
modelsim2019.2+vivado2018.2仿真xilinx原语,及仿真中的相关问题记录
1
vivado_2018.01license亲测可用官方2018.1最新版需要的自取
2024/4/28 10:19:31 815B license vivado2018.0
1
之前的上传出了问题,百度云链接//消失没有及时发现,但license没有问题,重新上传了一个Vivado2018.2安装包破解文件及教程,在win10上亲测可用,并自己写的教程,谢谢
2024/3/11 5:47:30 633KB Vivado 2018.2 破解文件 license
1
匹配vivado2018
2023/12/9 23:24:57 620.89MB modelsim
1
確定可用於Vivado2018.2及Vivado2018.3,於Windows10及Ubuntu18.04,均有測試過。
2023/12/1 8:07:31 1KB Vivado Vivado2018.2 Vivado2018.3
1
针对硬件开发Vivador2018.3,license确定一定以及肯定可以使用的,我已经在PC上确认过了。
我的PC是Dell的,操作系统是Win10。
2023/8/2 11:07:25 1KB Vivador 2018.3 Licence free
1
共 13 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡