全局优化算法,PSO的改进版本
2024/3/23 19:44:34 11KB 优化算法
1
参考《16位5级流水无cache实验CPU课程设计实验要求》文档及其VHDL代码,在理解其思想和方法的基础上,将其改造成8位的5级流水无cache的实验CPU,包括对指令系统、数据通路、各流水段模块、内存模块等方面的改造。
利用VHDL语言编程实现,并在TEC-CA平台上进行仿真测试。
为方便起见,后续16位5级流水无cache实验CPU简记为ExpCPU-16,而8位的则记为ExpCPU-8。
对于内存模块的改造,参考《计算机组成原理》课程综合实验的方法,独立设计一块8位的RAM。
(1)利用TEC-CA平台上的16位RAM来存放8位的指令和数据;
(2)实现一条JRS指令,以便在符号标志位S=1时跳转。
需要改写ID段的控制信息,并改写IF段;
(3)实现一条CMPJDR,SR,offset指令,当比较的两个数相等时,跳转到目标地址PC+1+offset;
(4)可以探索从外部输入指令,而不是初始化时将指令“写死”在RAM中;
(5)此5段流水模块之间,并没有明显地加上流水寄存器,可以考虑在不同模块间加上流水寄存器;
(6)探索5段流水带cache的CPU的设计。
2024/3/14 23:02:54 2.29MB 华南农业大学 计组实验
1
StudioOne4调试好的效果,需要用肥波水星包12恐龙5臭氧6Roth-AIR_v1.0.4NoiseAsh.Rule.Tec.All.Collection.v1.4.2Lexicon.PCM.Total.Bundle.v1.2.6.and.v1.3.7.WIN.VST-AudioAutoTune9以上64位插件,都可以网上搜到
2024/3/7 3:47:48 129KB StudioOne4效果
1
根据π相移光纤光栅的温度可调谐原理,使用半导体制冷器(TEC)和制冷片控制π相移光纤光栅的温度,从而改变其中心波长。
随着温度升高,π相移光纤光栅的中心波长向长波方向线性漂移,温度从0℃变化到95℃时,中心波长从1548.921nm变化到1550.664nm,波长改变量为1.743nm,灵敏度约为18.35pm/℃。
为了验证π相移光纤光栅温度调谐的特性,采用与其匹配的高反光纤光栅构成了C波段环形腔光纤激光振荡器,利用π相移光栅的窄带滤波特性实现了窄线宽激光输出,并通过控制π相移光栅的温度实现了输出激光波长的连续调谐。
2023/7/10 17:17:32 3.51MB 光栅 温度调谐 π相移光 窄线宽激
1
matlab代码读电离层TEC文件
2023/4/23 5:17:28 776B matlab
1
1.深入操作CPU的责任原理,搜罗ALU、抑制器、寄存器、存储器等部件的责任原理;
2.熟习以及操作指令体系的方案方式,并方案约莫的指令体系;
3.知道以及操作小型盘算机的责任原理,以体系的方式建树起零件不雅点;
4.知道以及操作基于VHDL语言以及TEC-CA硬件平台方案模子机的方式。
二、方案申请  参考所给的16位试验CPU的方案与实现,体味其部份方案思绪,并知道该CPU的责任原理。
在此底子上,对于该16位的试验CPU(称为参考CPU)举行改造,以方案患上到一个8位的CPU。
总的申请是将原本16位的数据通路,改为8位的数据通路,总的申请如下:将原本8位的OP码,改为4位的OP码;
将原本8位的地址码(搜罗2个操作数),改为4位的地址码(搜罗2个操作数)。
  在上述总申请的底子上,对于试验CPU的指令体系、ALU、抑制器、寄存器、存储器举行响应的改造。
详尽申请如下:更正指令格式,将原本指令长为16位的指令格式改为8位的指令长格式;
方案总共16条指令的指令体系。
此指令体系可所以参考CPU指令体系的子集,但参考CPU指令体系中A组以及B组中的指令起码都要选用2条。
另外,罕有的算术逻辑运算、跳转等指令要纳入所方案的指令体系;
方案8位的寄存器,每一个寄存器有1个输入端口以及2个输入端口。
寄存器的数目受控于每一个操作数的位数,详尽要看指令格式若何方案;
方案8位的ALU,详尽要实现哪些成果与指令体系无关。
方案时,不直接更正参考CPU的VHDL代码,而是改用相似以前底子试验时方案ALU的方式方案;
方案8位的抑制逻辑部件,详尽松散指令成果、硬布线逻辑举行更正;
方案8位的地址寄存器IR、法度圭表标准计数器PC、地址寄存器AR;
方案8位的存储器读写部件。
由于改用了8位的数据通路,不能直接付与DEC-CA平台上的2片16位的存储芯片,需要依据底子试验3的方式方案存储器。
此种方式不能经由DebugController下载测试指令,于是测试指令若何置入到存储器中是一个难点。
方案时,能够思考约莫点地把指令写去世在存储器中(可用于验证指令的实施),而后用只读方式读进去;
大概思考在reset的那一节奏里,实现存储器中待测试指令的置入;
(可选项)方案8位的数据寄存器DR;
(可选项)不直接方案存储器RAM,而是付与DEC-CA平台上的2片16位的存储芯片.在实现为了第9个申请的底子上,实现由Debugcontroller置入待测试指令;
(可选项)顶层实体,不是由BDF方式画图实现,而是用相似底子试验4(通用寄存器组)中方案顶层实体的方式,用VHDL语言来实现。
(可选项)自己构想  行使方案好的指令体系,编写汇编代码,以便测试齐全方案的指令及指令波及的相关成果。
方案好测试用的汇编代码后,然后行使QuartusII软件附带的DebugController编写汇编编译法则。
接着,行使DebugController软件把汇编编译之后的二进制代码置入到所付与的存储器中,并对于方案好的8位CPU举行测试。
1
bySixInNight计算机组成原理课程设计,TEC-8、流水硬连线、VHDL附加恣意指针功能和四条额外指令支持用记事本、notepad++、quartusII打开
2019/5/15 1:53:28 8KB VHDL语言 流水硬连线 计组程设
1
模仿和仿真TEC-2000教学计算机的运行.Windows平台上实现的对TEC-2000教学计算机指令级模仿,它能仿真运行全部TEC-2000教学计算机的机器语言程序,包括监控程序;
能单步执行一条指令,也可对汇编语言源程序进行交叉汇编
1
TEC-4实验指点书计算机组成原理TEC-4实验指点书
2021/2/14 18:12:56 959KB TEC-4 实验 指导书
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡