这是数字调制解调技术的MATLAB与FPGA实现——AlteraVerilog版书的随书光盘。
里面有FPGA工程和MATLAB.m原文件。
2025/11/27 6:11:29 115.97MB FPGA MATLAB 调制解调 通信
1
PEX8311PCIE开发板PLX8311fpgaPCIEXPRESS开发平台光盘资料,包括PROTEL99SE设计的原理图+封装文件,FPGA工程Verilog源码,及相关技术文档资料
1
FPGA双线性插值采样方法,本文是公司算法工程师开发的算法,经过FPGA工程师验证,看了此文,你一定会有收获
2025/7/10 14:31:25 116KB FPGA 双线性 插值采样
1
基于verilogHDL的FPGA工程,对m序列进行2psk调制解调,包括了testbench文件。
2024/8/8 14:43:03 13.13MB verilog FPGA bpsk
1
测量频率采用等精度法,信号通过高速比较器直接接入FPGA。
本题难点是测量时间间隔,相对误差10^-2,时间间隔范围0.1US-100MS。
因而时间的分辨率要达到1ns,也就是时钟频率要跑到1Ghz,大多数FPGA是不可能完成。
本方案采用状态法测量时间间隔,采用PLL倍频出来的250Mhz,等效成1Ghz的采样频率,满足精度要求,工程代码完整分FPGA工程和stm32工程,转换公式注释明了。
2023/2/15 11:02:12 16.31MB 代码
1
一个关于DPSK收发的完好FPGA工程代码,包括调制,解调,数字上下变频,滤波器等
2023/2/12 9:58:31 12.13MB DPSK
1
海康FPGA工程师口试,写的很细,很清楚,很好,说不定能让你去海康
2016/9/1 10:46:09 261KB 海康FPGA
1
该压缩包包括:基于Xilinx公司的Vivado2016.4开发软件设计的DVB-S卷积交错器工程代码,包含FPGA工程及运行仿真;
该代码设计巧妙,占用资源相对较少,在相应的更高版本的软件都可运行代码,该压缩包供所需的朋友借鉴和参考。
2017/7/17 21:18:20 25.93MB DVB-S 卷积交织 verilog FPGA
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡