为了实现多个无刷直流电机同时控制的需求,提出了一种基于MAX10多路PWM发生控制系统。
该控制系统依据由可编程逻辑器件FPGA实现多路PWM控制系统的原理和方法,选择新型FPGA芯片MAX10作为主控芯片,该芯片集成了AD采样控制、控制算法和PWM波形生成等电路,大大降低了电路的复杂程度。
仿真和实验结果验证了可编程逻辑器件的高速处理性能及所设计控制系统的可行性。
2025/6/23 16:50:36 3.84MB MAX10; FPGA; PWM; 无刷直流电机
1
用FPGA实现对tlv5618芯片的驱动,利用Verilog语言实现da的采样
2025/6/18 0:55:07 4KB Verilog
1
17阶FIR滤波器VHDL代码,滤波器FPGA实现阶数你自己可根据自己的意愿修改
1
经过我测试通过的,用VHDL编写DDS,模块鲜明,非常适合新手学习
2025/6/7 17:35:36 398KB FPGA DDS LPM_ROM 数字频率
1
用quartus2中的VHDL语言编写程序,实现音乐VHDL代码——友谊天长地久
2025/6/4 3:01:05 194KB FPGA VHDL
1
本文件为课程设计,内含FPGA代码,能实现智能小车的避障、红外遥控、温度测量、PWM调速的功能控制马达转速。
2025/5/4 21:39:44 4.71MB 温测、避障
1
是关于使用FPGA实现人工神经网络的一本经典著作,06年出版,还算比较新吧!
2025/5/1 16:49:55 4.15MB FPGA Neural Networks
1
此为PDF电子书.要源码的见我其他下载资源.总共4个分卷,此为第1个.下全了才能正常解压.国内电子设计界著名教授北航夏宇闻又一力作!本书是《Verilog数字系统设计教程》(第2版)的姊妹篇。
内容简介回到顶部↑VerilogSOPC高级实验教程是为学习Verilog语言之后,想在FPGA上设计并实现嵌入式数字系统的人们而专门编写的。
本实验教程是《Verilog数字系统设计教程》(第2版)的后续课程,是姊妹篇。
本书通过由浅入深的10个实验,详细地介绍了ModelSim6.0和QuartusⅡ8.1的操作步骤,扼要地介绍了QuartusⅡ8.1的主要设计资源和SOPCBuilder等工具的应用方法,并阐述了如何配合自己设计的Verilog模块和FPGA中的内嵌处理器NiosⅡ等现成IP资源,设计并实现高性能嵌入式硬件/软件系统。
本实验教程也可以作为集成电路设计专业系统芯片(SoC)前端逻辑设计和验证课程的实验教材。
为了使阐述的内容更加具体,本教程中的每个实验均选用AlteraFPGA(型号为CycloneⅡEP2C35F672C8)实现,并在革新科技公司专业级实验平台GXSOC/SOPC运行通过。
本书可作为电子信息、自动控制、计算机工程类大学本科高年级学生和研究生的教学用书,亦可供其他工程技术人员自学与参考。
目录回到顶部↑第1讲ModelSimSE6.0的操作 1.1创建设计文件的目录 1.2编写RTL代码 1.3编写测试代码 1.4开始RTL仿真前的准备工作 1.5编译前的准备、编译和加载 1.6波形观察器的设置 1.7仿真的运行控制 总结 思考题第2讲Quartus8.1入门 2.1QuartusⅡ的基本操作知识 2.2QuartusⅡ的在线帮助 2.3建立新的设计项目 2.4用线路原理图为输入设计电路 2.5编译器的使用 2.6对已设计的电路进行仿真 2.7对已布局布线的电路进行时序仿真 总结 思考题.第3讲用Altera器件实现电路 3.1用CycloneⅡFPGA实现电路 3.2芯片的选择 3.3项目的编译 3.4在FPGA中实现设计的电路 总结 思考题第4讲参数化模块库的使用 4.1在QuartusⅡ下建立引用参数化模块的目录和设计项目 4.2在QuartusⅡ下进入设计资源引用环境 4.3参数化加法-减法器的配置和确认 4.4参数化加法器的编译和时序分析 4.5复杂算术运算的硬件逻辑实现 总结 思考题第5讲锁相环模块和SignalTap的使用第6讲QuartusⅡSOPCBuilder的使用第7讲在NiosⅡ系统中融入IP第8讲LCD显示控制器IP的设计第9讲BitBLT控制器IP第10讲复杂SOPC系统的设计本书的结束语附录GXSOC/SOPC专业级创新开发实验平台
2025/4/23 21:32:17 11.44MB Verilog SOPC FPGA
1
基于OpenCL并行加速算法研究及其FPGA实现(彭新显),异构并行计算的好东西
2025/4/19 9:32:37 2.22MB 异构并行计算 opencl
1
AlteraVerilog版!!!AlteraVerilog版!!!AlteraVerilog版!!!不是VHDL版的
2025/4/6 12:51:13 85.77MB Verilog
1
共 190 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡