毕查德·拉扎维编著的这本《模拟CMOS集成电路设计》介绍模拟CMOS集成电路的分析与设计。
从直观和严密的角度阐述了各种模拟电路的基本原理和概念,同时还阐述了在SOC中模拟电路设计遇到的新问题及电路技术的新发展。
《模拟CMOS集成电路设计》由浅入深,理论与实际结合,提供了大量现代工业中的设计实例。
全书共18章。
前10章介绍各种基本模块和运放及其频率响应和噪声。
第11章至第13章介绍带隙基准、开关电容电路以及电路的非线性和失配的影响,第14、15章介绍振荡器和没相环。
第16章至18章介绍MOS器件的高阶效应及其模型、CMOS制造工艺和混合信号电路的版图与封装。
《模拟CMOS集成电路设计》是现代模拟集成电路设计的理想教材或参考书。
可供与集成电路领域有关的各电类专业的高年级本科生和研究生使用,也可供从事这一领域的工程技术人员自学和参考。
2024/8/14 16:14:13 16.49MB 模拟IC设计
1
ThesecondeditionofDesignofAnalogCMOSIntegratedCircuitsbyBehzadRazavi,dealswiththeanalysisanddesignofanalogCMOSintegratedcircuits,emphasizingfundamentalsaswellasnewparadigmsthatstudentsandpracticingengineersneedtomasterintoday'sindustry.Sinceanalogdesignrequiresbothintuitionandrigor,eachconceptisfirstintroducedfromanintuitiveperspectiveandsubsequentlytreatedbycarefulanalysis.Theobjectiveistodevelopbothasolidfoundationandmethodsofanalyzingcircuitsbyinspectionsothatthereaderlearnswhatapproximationscanbemadeinwhichcircuitsandhowmucherrortoexpectineachapproximation.Thisapproachalsoenablesthereadertoapplytheconceptstobipolarcircuitswithlittleadditionaleffort.TableofContentsChapter1IntroductiontoAnalogDesignChapter2BasicMOSDevicePhysicsChapter3Single-StageAmplifiersChapter4DifferentialAmplifiersChapter5CurrentMirrorsandBiasingTechniquesChapter6FrequencyResponseofAmplifiersChapter7NoiseChapter8FeedbackChapter9OperationalAmplifiersChapter10StabilityandFrequencyCompensationChapter11NanometerDesignStudiesChapter12BandgapReferencesChapter13IntroductiontoSwitched-CapacitorCircuitsChapter14NonlinearityandMismatchChapter15OscillatorsChapter16Phase-LockedLoopsChapter17Short-ChannelEffectsandDeviceModelsChapter18CMOSProcessingTechnologyChapter19LayoutandPackaging
2024/8/5 7:44:30 9.11MB Analog CMOS IC Design
1
signal_analog启发性的库,用于对SignalFx图表,仪表板和检测器进行编程,声明式定义和管理。
该库假定您基本熟悉SignalFx中的资源。
有关SignalFxAPI的良好概述,请参阅。
目录产品特点为SignalFlowDSL提供绑定提供以下方面的抽象:图表仪表板,仪表板组探测器CLI构建器来包装资源定义(对于自动化很有用)安装将signal_analog添加到项目中的需求文件中:#requirements.txt#...yourotherdependenciessignal_analog然后运行以下命令来更新您的环境:pipinstall-rrequirements.txt用法signal_analog提供两种抽象,一种用于在SignalFxAPI中构建资源,另一种用于通过描述度量时间序列。
以下各节描述如何与一起使用Resource抽象。
建筑图signal_analog在signal_analog.charts模块中提供了用于构建图表的结构。
有关更多信息,请查阅。
让我们考虑一个示例,在
2024/4/30 0:05:45 172KB python automation library monitoring
1
React模拟时钟开始开发:npmstart这将构建为/dist并在监视模式下运行项目,因此您保存在src所有编辑都会导致重建为/dist。
要运行故事书:npmrunstorybook这将从./stories加载故事。
注意:故事应该像使用库一样引用组件,类似于示例游乐场。
这意味着从根项目目录导入。
tsconfig和storybookwebpackconfig中已将其作为辅助名称。
2023/8/2 19:17:55 242KB react clock analog storybook
1
sqoop从phoenix抽取数据到hdfssqoopimport\--driverorg.apache.phoenix.jdbc.PhoenixDriver\--connectjdbc:phoenix:192.168.111.45:2181\--query"selectcs_mine_code,cs_data_time,ss_station_code,ss_transducer_code,ss_transducer_state,ss_analog_valuefromAQSS_mWHEREsubstr(cs_data_time,0,10)='2020-07-24'and\$CONDITIONS"\--target-dir/origin_data/phoenix/dwd/aqss_m/2020-07-24/\--delete-target-dir\--num-mappers1\--direct\--fields-terminated-by','
2023/4/9 20:22:37 4KB hive
1
Foundations_of_Analog_and_Digital_Electronic_Circuits
2023/4/2 4:46:52 8.11MB 模电 数电
1
整理ANALOG的软硬件资源,部分有用的参考软件程序,全网材料最全,硬件电路原理图及PCB都有,PADS,candence的。
软件可供参考。
1
PIC16F151X和PIC16LF151X器件:高功能RISCCPU:•优化的C编译器架构•仅需学习49条指令•可寻址最大28KB的线性程序存储空间•可寻址最大1024字节的线性数据存储空间•工作速度:-DC–20MHz时钟输入(2.5V时)-DC–16MHz时钟输入(1.8V时)-DC–200ns指令周期•带有自动现场保护的中断功能•带有可选上溢/下溢复位的16级深硬件堆栈•直接、间接和相对寻址模式:-两个完全16位文件选择寄存器(FileSelectRegister,FSR)-FSR可以读取程序和数据存储器灵活的振荡器结构:•16MHz内部振荡器模块:-可通过软件选择频率范围:31kHz至16MHz•31kHz低功耗内部振荡器•外部振荡器模块具有:-4种晶振/谐振器模式,频率最高为20MHz-3种外部时钟模式,频率最高为20MHz•故障保护时钟监视器(Fail-SafeClockMonitor,FSCM)-当外设时钟停止时可使器件安全关闭•双速振荡器启动•振荡器起振定时器(OscillatorStart-upTimer,OST)模拟特性:•模数转换器(Analog-to-DigitalConverter,ADC):-10位分辨率-最多28路通道-自动采集功能-可在休眠模式下进行转换•参考电压模块:-具有1.024V、2.048V和4.096V输出的固定参考电压(FixedVoltageReference,FVR)•温度指示器采用nanoWattXLP的超低功耗管理PIC16LF151X:•休眠模式:20nA(1.8V时,典型值)•看门狗定时器:300nA(1.8V时,典型值)•辅助振荡器:600nA(32kHz时)单片机特性:•工作电压范围:-2.3V-5.5V(PIC16F151X)-1.8V-3.6V(PIC16LF151X)•可在软件控制下自编程•上电复位(Power-onReset,POR)•上电延时定时器(Power-upTimer,PWRT)•可编程低功耗欠压复位(Low-PowerBrown-OutReset,LPBOR)•扩展型看门狗定时器(WatchdogTimer,WDT)•通过两个引脚进行在线串行编程(In-CircuitSerialProgramming™,ICSP™)•通过两个引脚进行在线调试(In-CircuitDebug,ICD)•增强型低电压编程(Low-VoltageProgramming,LVP)•可编程代码保护•低功耗休眠模式•低功耗BOR(LPBOR)外设特点:•最多35个I/O引脚和1个仅用作输入的引脚:-高灌/拉电流:25mA/25mA-可单独编程的弱上拉-可单独编程的电平变化中断(Interrupt-On-Change,IOC)引脚•Timer0:带有8位预分频器的8位定时器/计数器•增强型Timer1:-带有预分频器的16位定时器/计数器-外部门控输入模式-低功耗32kHz辅助振荡器驱动器•Timer2:带有8位周期寄存器、预分频器和后分频器的8位定时器/计数器•两个捕捉/比较/PWM(Capture/Compare/PWM,CCP)模块:•带有SPI和I2CTM的主同步串行口(MasterSynchronousSerialPort,MSSP):-7位地址掩码-兼容SMBus/PMBusTM•增强型通用同步/异步收发器(EnhancedUniversalSynchronousAsynchronousReceiverTransmitter,EUSART)模块:-兼容RS-232、RS-485和LIN-自动波特率检测-接收到启动位时自动唤醒
2023/2/9 10:11:05 5.76MB PIC16F1516 PIC16F1517 PIC16F1518 PIC16F1519
1
NFC协议大全,附件里是4个协议的压缩档,次要的协议都有。
2021/4/11 10:16:44 5.17MB NFC
1
ADC参数测试相关材料,以及matlab源程序,内容如下:Analog-to-DigitalConverterTesting.pdfSelectingtheOptimumTestTonesandTestEquipmentfor.pdfDefiningandTestingDynamicParametersinHigh-SpeedADCs,Part1.pdfDynamicTestingofHigh-SpeedADCs,Part2.pdfHistogramTestingDeterminesDNLandINLErrors.pdfINL_DNLMeasurementsforHigh-SpeedAnalog-to-DigitalConverters.pdf
2018/2/7 18:16:28 571KB ADC 测试
1
共 11 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡