AXI4协议是对AXI3的更新,在用于多个主接口时,可提高互连的性能和利用率。
它包括以下增强功能:对于突发长度,最多支持256位,发送服务质量信号,支持多区域接口
2023/12/22 7:20:13 unknown AXI AXI4 AMBA
1
包含:AMBA®4AXI4-StreamProtocol、AMBA®AXIandACEProtocol、AMBA®CXSProtocolSpecification、AMBA®LowPowerInterface、ARM®AMBA®5AHBProtocol、ARM®AMBA®5CHIArchitecture、Arm®AMBA®DistributedTranslationInterface(DTI)ProtocolSpecification、Cortex_A8_TechnicalReferenceManual
2023/10/30 11:32:35 7.33MB ARM AXI
1
《基于AXI4的可编程SOC系统设计》系统介绍了基于xilinx公司软核处理器microblaze的可编程片上系统(soc)设计的原理及典型应用。
全书共分11章,内容包括可编程片上系统设计导论、ambaaxi4协议、microblaze软核处理器结构、microblaze软核处理器接口、可编程片上系统开发平台结构、可编程片上系统描述规范、基于axi4的可编程片上系统设计流程、xilinx操作系统及库、基于axi4的xilkernel实现、基于axi4的iwip实现和基于axl4的多核处理器系统实现等内容。
《基于AXI4的可编程SOC系统设计》所有资料来自xilinx公司的技术手册、相关文献和典型应用案例,充分反映了xilinx公司可编程片上系统的最新技术和应用成果,非常有利于读者尽快掌握这一最新技术。
《基于AXI4的可编程SOC系统设计》将可编程片上系统的基本原理和典型应用相结合,易于读者理解与自学。
,《基于AXI4的可编程SOC系统设计》适合作为计算机与电子信息类专业高年级本科生和研究生的教材及学习参考用书,也可作为从事可编程片上系统设计的工程技术人员的参考用书。
2023/7/11 0:36:34 41.97MB FPGA
1
AXI4总线协议,外面有各信号的传染,握手机制,突发传输等
2023/3/31 9:14:07 851KB AXI4
1
VideoIntoAXI4-Streamv4.0汉化手册由本人亲身汉化有想要获取可自行下载
2017/8/5 16:52:45 914KB Video
1
自己阅读XILINX FFT IP核整理的中文文档快速傅里叶变换v9.0IP核指南——Vivado设计套件引见:XilinxFFTIP核是一种计算DFT的有效方式。
特点:•前向变换(FFT)和反向变换(IFFT)在复数空间,并且可以在运行的同时进行选择配置•变换点数范围:N=2^m,m=3~16•数据精度范围:b_x=8~34•相位精度范围:b_w=8~34•算术处理方式:不放缩(全精度)定点放缩定点块浮点•输入数据定点数类型和浮点数类型•舍入或者截尾•数据和相位存储:块RAM和分布式RAM•运行时可配置变换点数•放缩定点时放缩方案在运行时可实时配置•输出数据顺序:自然顺序和比特或字节反转顺序•数字通信系统应用中插入CP选项•四种传输方式:流水线基四突发型基二突发型简化基二突发型•输入输出都由AXI4-Stream协议控制•丰富的状态接口(eventsignals)•可选择实时和非实时模式•优化选项:复数乘法器模式蝶形运算结构•多通道同时进行变换运算:通道数范围1~12
2019/9/10 14:34:52 57KB FFT IP核
1
TestPatternGenerator(V_TPG)(主用来生成图片数据);
AXI4-StreamtoVideoOut(AXI4S_VID_OUT)(将V_TC和V_TPG信号结合输入视频信号)。
2019/10/25 5:37:38 661B rar
1
(含源码及报告)本程序分析了自2016年到2021年(外加)每年我国原油加工的产量,并且分析了2020年全国各地区原油加工量等,含饼状图,柱状图,折线图,数据在地图上显示。
运转本程序需要requests、bs4、csv、pandas、matplotlib、pyecharts库的支持,如果缺少某库请自行安装后再运转。
文件含6个excel表,若干个csv文件以及一个名字为render的html文件(需要用浏览器打开),直观的数据处理部分是图片以及html文件,可在地图中显示,数据处理的是excel文件。
不懂可以扫文件中二维码在QQ里面问。
2022/9/30 16:31:44 29.75MB 爬虫 python 源码软件 开发语言
1
内容名称:DDR3(AXI4接口)工程代码工程环境:XilinxVIVADO2018.3内容概要:使用XilinxVIVADO中的MIGIP核,设计了外部读写模块Verilog代码,并对读写模块进行封装,封装成一个类似BlockRAM/FIFO的黑盒子,以便在实际使用中直接调用外部接口。
本工程将核心参数(比如数据位宽、DDR突发长度、数据量大小等)设置成parameter,便于读者根据本身项目需求进行调整。
本工程经过FPGA上板实测,工程建立与代码实现的原理已在博客主页进行讲解,以便于读者理解。
适合人群:FPGA(VIVADO)使用者,掌握Verilog。
阅读建议:结合主页博客讲解进行阅读。
2020/1/10 15:45:47 49.71MB fpga ddr VIVADO
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡