单片机计时器应用,本资源为四位数码管,无锁存器的60s倒计时
2024/9/24 13:01:53 1KB 单片机 数码管
1
16x16点阵显示汉字右移595汇编74hc595做串入并出锁存器汇编语言描写
2024/5/3 17:05:22 57KB 16x16 点阵显示汉字 右移 595
1
根据频率的定义和频率测量的基本原理。
测定信号的频率必须有一个脉宽为1秒的输入信号脉冲计数允许的信号;
1秒计数结束后,计数值被锁入锁存器,计数器清零,为下一测频计数周期作好准备。
基于FPGA数码管的频率计设计
2024/5/3 11:39:05 798KB FPGA
1
目录摘要 IIIAbstract IV1绪论 11.1论文研究的背景和意义 11.2电冰箱电控系统的发展现状 21.3论文主要设计内容 22总体设计方案 42.1总体设计方案简介 42.2电冰箱电控系统的主要功能和要求 53系统硬件设计 63.1AT89C51单片机最小系统 63.1.1AT89系列单片机的概况 63.1.2时钟电路 93.1.3复位电路 103.1.4单片机系统电源设计 123.2霜厚检测电路 143.2.1热敏电阻简介 143.2.2运算放大器LM324 153.2.3霜厚检测电路 163.3冷冻室冷藏室温度检测采样电路 173.3.1温度传感器AD590 173.3.2ADC0809简介 183.3.3冷冻室温度采样电路图 203.3.4冷藏室温度采样电路图 203.3.5冷冻室冷藏室温度检测采样原理 213.3.6过欠压保护电路 213.4ADC0809与AT89C51接口设计 223.4.1地址锁存器74LS373 223.4.2ADC0809与AT89C51的接口电路 233.5制冷与除霜控制电路 243.5.1锁存器74LS273 243.5.2驱动控制电路的设计 253.6开门报警电路 263.7键盘显示电路 263.7.1接口芯片8279简介 263.7.2LED简介 283.7.3键盘显示电路设计 294系统软件设计 314.1系统主程序 314.2T0中断服务程序 324.3T1中断服务程序 334.4INT0中断服务程序 335结论 35参考文献 36致谢 37
2024/3/31 9:36:37 1.47MB AT89C51单片机 A/DC0809 8279\ AD590
1
解决了没有锁存器来显示数据的困难,直接对数码管进行扫描实现这个功能
2024/3/29 17:47:39 2KB 数码管显示1到999
1
国外FPGA经典教材:Thedesignwarrior'sguidetoFPGAs中文翻译这本书对FPGA的介绍是相当全面而宽泛的,从FPGA的起源到基本原理,从FPGA的结构到设计流程,从FPGA的厂商到开发工具,几乎无所不包。
作者在介绍这些概念时不时的穿插介绍了很多比较前沿的主题,比如说基于SystemC的设计流程(做FPGA的人很多,但我相信了解SystemC的一定还很少)。
同时,作者也介绍不少FPGA设计开发中的技术细节,比如流水线、锁存器和时钟的一些相关问题。
2024/2/11 6:27:42 20.32MB FPGA 设计 Maxfiel 马克斯菲尔德
1
TM1640是一种LED(发光二极管显示器)驱动控制专用电路,内部集成有MCU数字接口、数据锁存器、LED驱动等电路。
本产品性能优良,质量可靠。
主要应用于电子产品LED显示屏驱动。
采用SOP28的封装形式。
特性说明采用CMOS工艺显示模式(8段×16位)辉度调节电路(占空比8级可调)两线串行接口(SCLK,DIN)振荡方式:内置RC振荡内置上电复位电路封装形式:SOP28
2024/2/4 17:37:09 649KB TM1640 数码管驱动 8段*16位 LED
1
74HC573芯片中文资料74HC573锁存器用法和内部结构图、管脚图等等。
2023/12/2 1:29:03 89KB 74HC573
1
这个是微机原理的课程设计,一个独创硬件判断优先级的抢答器,其误差来源于锁存器的锁存时间,误差时间是脉冲信号在电路传递所需时间。
从想法萌芽到具体的代码和硬件实现历时一周。
比一般的软件轮询和,中断判断方式快的多。
2023/10/11 14:31:06 31KB proteus 电路设计 抢答器 汇编
1
本文要设计一个8位十进制数字频率计,需要由四种器件来组成,即:测频控制信号发生器(FTCTRL)、有时钟使能的十进制计数器(CNT10)、32位锁存器(REG32B)、除法器模块(division).因为是8位十进制数字频率计,所以计数器CNT10需用8个,7段显示LED7也需用8个.频率测量的基本原理是计算每秒钟内待测信号的脉冲个数。
为此,测频控制信号发生器FTCTRL应设置一个控制信号时钟CLKK,一个计数使能信号输出端CNT_EN、一个与CNT_EN输出信号反向的锁存输出信号Load、和清零输出信号RST_CNT。
如CLKK的输入频率为1HZ,则输出信号端CNT_EN输出一个脉宽恰好为1秒的周期信号,可以作为闸门信号用。
由它对频率计的每一个计数器的使能端进行同步控制。
当CNT_EN高电平时允许计数,低电平时停止计数,并保持所计的数。
2023/8/10 10:24:18 126KB FPGA 频率计
1
共 21 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡