完成了秒表的开始,暂停,计次,退出等基本功能
2024/8/16 18:24:41 35KB 秒表
1
这一款数字式秒表是基于8255的并口输出功能,8253的计时功能,8259的中断控制功能所设计的,以及7段显示器作为秒表时间显示,通过此设计让我们更好地了解各种芯片的功能。
——————内含源代码
1
基于at89c51的秒表计数器电子时钟设计的源程序和仿真
2023/10/30 18:06:36 63KB 秒表,计数器
1
基于Verilog语言的电子秒表设计,使用的FPGA板为CycloneIVE:EP4CE6E22C8
2023/8/2 22:06:52 3.21MB Verilog 电子秒表
1
1)秒表由5位七段LED显示器显示,其中一位显示“minute”,四位显示“second”,其中显示分辩率为0.01s,计时范围是0—9分59秒99毫秒;
2)具有清零、启动计时、暂停计时及继续计时等控制功能;
3)控制开关为两个:启动(继续)/暂停计时开关和复位开关;
4)具有简单的记忆分析功能,即:能够记忆最近3次记录的工夫,并用LED显示其中最大的工夫值和最小的工夫值。
2017/5/20 22:19:34 1.04MB 广东工业大学 课程设计 电子秒表
1
设计次要是对51单片机的一个方面的扩展,是能实现一般定时功能的设计。
系统采用单片机AT89C51作为本设计的核心元件,在其基础上外围扩展芯片和外围电路,附加时钟电路,复位电路,键盘接口及LED显示器,键盘采用独立连接式。
2015/7/22 2:42:04 586KB 秒表设计
1
课程实验秒表的显示范围是00:00:00-59:59:99,显示精度为10ms,其拥有可控的自动报警功能(可经过蜂鸣器控制模块的clk端选择计数一小时后报时或者不报时,如想要报时则接通clk端,反之clk端断开,选择报时则计数达到一小时后蜂鸣器会响一声,否则蜂鸣器不响,)、可控的启动功能
2019/10/18 10:54:21 646KB 数字秒表设计
1
1.八位二进制加法器的设计2.十进制加法计数器的设计3.数字频率计的设计4.倒计时秒表设计有原理图及VHDL言语的部分代码
2016/1/12 9:47:29 645KB 数字电路 加法器 计数器 频率计
1
基于LabVIEW的秒表设计,实现功能:开始中止复位。
2015/5/5 6:44:16 286KB LabVIEW秒表
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡