本人的毕业设计,数字图像处理软件,忘网友们多多支持啊!!
2025/12/1 17:39:49 4.25MB VC++ 数字图像 源代码
1
拼音输入法字库表,拼音输入法汉字排列表CCDC01采集器测试仪软件:拼音输入法模块unsignedcharcodePY_mb_a[]={"阿啊"};unsignedcharcodePY_mb_ai[]={"哎哀唉埃挨皑癌矮蔼艾爱隘碍"};unsignedcharcodePY_mb_an[]={"安氨鞍俺岸按案胺暗"};unsignedcharcodePY_mb_ang[]={"肮昂盎"};unsignedcharcodePY_mb_ao[]={"凹敖熬翱袄傲奥澳懊"};unsignedcharcodePY_mb_ba[]={"八巴叭扒吧芭疤捌笆拔跋把靶坝爸罢霸"};unsignedcharcodePY_mb_bai[]={"白百佰柏摆败拜稗"};unsignedcharcodePY_mb_ban[]={"扳班般颁斑搬板版办半伴扮拌绊瓣"};
2025/11/25 17:04:15 43KB 拼音输入法 字库表
1
手机终端配件进销存源码源码描述:一、源码描述这是一套手机配件进销存综合管理系统,功能十分的强大,界面非常美观,运营商可直接使用,可以作为二次开发或者毕业设计使用,感兴趣的可以下载看看啊。
二、功能介绍系统模块:1、库存管理:终端入库、配件入库、调拨入库、销售出库、调拨出库、退货出库、调拨申请信息、在库维护、业务变更、销售扎帐、报废管理。
2、统计查询:入库查询、调拨查询、销售查询、在库查询、终端查询、退库查询。
3、统计报表:进销存汇总报表、库存周期报表、库存库龄分析报表、库存周转率报表、销售营账统计报表。
4、系统管理:分公司管理部门管理、门店管理、用户管理、角色权限设置、数据类型管理、通知公告管理、用户操作日志5、每个功能在系统右上方点击“使用手册”可查看每个模块的详细使用说明!三、注意事项开发环境为VisualStudio2010,数据库为SQLServer2005,使用.net4.0开发。
2025/11/23 8:58:25 19.01MB 手机h5 进销存 C#
1
有关建模的内容,高速公路交通流量预测,获得一等奖啊。
2025/11/21 22:17:28 200KB 建模 高速公路交通
1
纯手写,能完成字体颜色大小设置,打开和保存txt文件。
最最重要的是内附实验报告啊...
2025/11/21 16:47:46 100KB java 记事本 文本编辑器 源代码
1
上次发了一个Bryntum-2.2.7-cracked的版本,有人评论说不是破解的,你们有没有看gnt-all-debug.js和sch-all-debug.js这两个文件啊?我已经解密并去掉了水印的代码,还不是破解?只是ASP.NETdemo里面的gnt-all-debug.js没有用破解的而已。
只会乱喷,不会研究。
这次这个修复了ASP.NETdemo,CRUD操作可以成功,官方的是会出错的。
而且可以使任务和依赖一起手动保存成功。
2025/11/21 9:38:37 49.51MB Ext Gantt Scheduler Bryntum
1
光纤通信课后习题答案,这里面解释的很详细啊!
2025/11/19 6:16:31 224KB 光纤通信
1
下载积分是CSDN默认的,我没有选择的权力,啊啊啊JavaWeb程序设计任务教程_黑马程序员.zip
2025/11/17 19:03:04 121.5MB Java Web程序设计 好评多 黑马程序员
1
找了很久才找到这个代码,当拖动网页滚动条的时候会自动出现给回到顶部的图表,点击就可以回到顶部大家可以到这个网站上看演示http://www.shopokey.com,当用户拖动滚动条的时候会在右下角自动出现个上向的top图标,如果要改成中文的,主要把那个图片替换下就可以了!非常好用啊
2025/11/12 4:06:11 40KB 淘宝 回顶部 jquery插件
1
废话不说了,下面进入正题,学习FPGA经历了这么几个阶段:①、Verilog语言的学习,熟悉Verilog语言的各种语法。
②、FPGA的学习,熟悉QuartusII软件的各种功能,各种逻辑算法设计,接口模块(RS232,LCD,VGA,SPI,I2c等)的设计,时序分析,硬件优化等,自己开始设计简单的FPGA板子。
③、NiosII的学习,熟悉NiosII的开发流程,熟悉开发软件(SOPC,NiosIIIDE),了解NiosII的基本结构,设计NiosII开发板,编写NiosIIC语言程序,调试板子各模块功能。
先来说说第一个阶段,现在主要的硬件描述语言有VHDL,Verilog两种,在本科时老师一般教VHDL,不过现在Verilog用的人越来越多,其更容易上手(与C语言语法比较类似),也更灵活,现在的IC设计基本都用Verilog。
像systemC,systemVerilog之类的应该还在萌芽阶段,以后可能会有较大发展。
鉴于以上原因我选择了Verilog作为我学习的硬件描述语言。
其实有C语言的基础,学起Verilog的语言很简单,关键要有并行的概念,所有的module,assign,always都是并行的,这一点与软件语言有明显不同。
这里推荐几本评价比较好的学习Verilog的书籍:①、《verilog数字系统设计教程》,这本书对于入门是一本很好的书,通俗易懂,让人很快上手,它里面的例子也不错。
但本书对于资源优化方面的编程没有多少涉及到。
②、《设计与验证VerilogHDL》,这本书虽然比较薄,但是相当精辟,讲解的也很深入,很多概念看了这本书有种豁然开朗的感觉,呵呵。
学习Verilog其实不用看很多书,基本的语法部分大家都一样,关键是要自己会灵活应用,多做练习。
Verilog语言学了一段时间,感觉自己可以编点东西,希望自己编的程序在板子上运行看看结果,下面就介绍我学习的第二个阶段。
刚开始我拿了实验室一块CPLD的开发板做练习,熟悉QuartusII的各种功能,比如IP的调用,各种约束设置,时序分析,Logiclock设计方法等,不过做到后面发现CPLD的资源不太够(没有内嵌的RAM、不能用SignalTapII,LE太少等),而实验室没有FPGA开发板,所以就萌生了自己做FPGA开发板的意图,刚好Cadence我也学的差不多了,就花了几天时间主要研究了FPGA配置电路的设计,在板子上做了Jtag和AS下载口,在做了几个用户按键和LED,其他的口全部引出作为IO口,电路比较简单,板子焊好后一调就通了(心里那个爽啊...)。
我选的FPGA是cycloneII系列的EP2C5,资源比以前的FPGA多了好几倍,还有PLL,内嵌的RAM,可以试试SignalTapII,用内嵌的逻辑分析仪测试引脚波形,对于FPGA的调试,逻辑分析仪是至关重要的。
利用这块板子我完成了项目中的几个主要功能:RS232通信,指令译码,配置DDS,AD数据高速缓存,电子开关状态设置等,在实践中学习起来真的比平时快很多,用到什么学什么动力更大。
这个时候我主要看的数据有这几本感觉比较好:①、《AlteraFPGA/CPLD设计(基础篇)》:讲解一些基本的FPGA设计技术,以及QuartusII中各个工具的用法(IP,RTL,SignalProbe,SignalTapII,TimingClosureFloorplan,chipEditor等),对于入门非常好。
②、《AlteraFPGA/CPLD设计(高级篇)》:讲解了一些高级工具的应用,LogicLock,时序约束很分析,设计优化,也讲述了一些硬件编程的思想,作为提高用。
③、《FPGA设计指南--器件,工具和流程》:这本书看了他的目录忍不住就买了,这本书讲述了FPGA设计的各个方面,虽然每个方面都是点到为止,但能让你有个整体的概念,了解FPGA的所有设计功能,了解FPGA开发的整个流程。
2025/11/11 0:01:05 131.03MB FPGA 学习 文档 合集
1
共 652 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡