微电网下垂控制仿真图。
2025/9/25 11:29:40 60KB 微电网 下垂控制
1
虚拟现实技术是仿真技术的一个重要方向,是仿真技术与计算机图形学、人机接口技术、多媒体技术、传感技术、网络技术、等多种技术的集合。
2025/9/25 5:55:35 40.51MB 虚拟现实
1
有助于初学者设计数字钟,应用于Multisim仿真。
较详细。
2025/9/24 12:55:08 2.07MB 数字钟
1
A*路径规划算法MATLAB仿真
2025/9/24 11:32:54 91KB matlab A*
1
这个是在protues里吗仿真的16x16点阵屏,主要有显示汉字,汉字滚动效果(包括上滚,下滚,左滚,右滚),有详细的keil程序,特地拿出来给大家分享
2025/9/23 17:08:19 51KB 点阵 protues
1
仿真伪随机相位编码脉冲雷达的信号处理。
设码频为各学生学号末两位数(22),单位为MHz,伪码周期内码长为127,占空比10%,雷达载频为10GHz,输入噪声为高斯白噪声。
目标模拟分单目标和双目标两种情况,目标回波输入信噪比可变(-35dB~10dB),目标速度可变(0~1000m/s),目标幅度可变(1~100),目标距离可变(0~10000m),相干积累总时宽不大于10ms。
单目标时,给出回波视频表达式;
脉压和FFT后的表达式;
仿真m序列的双值电平循环自相关函数,给出脉压后和FFT后的输出图形;
通过仿真说明各级处理的增益,与各级时宽和带宽的关系;
仿真说明脉压时多卜勒敏感现象和多卜勒容限及其性能损失(脉压主旁比与多卜勒的曲线)。
双目标时,仿真出大目标旁瓣盖掩盖小目标的情况;
仿真出距离分辨和速度分辨的情况。
2025/9/23 12:24:48 7KB 伪随机相位 脉冲雷达 信号处理
1
本人自己编写的FPGA异步串口通信模块(UART),基于QUARTusII环境,verilog语言编写,包含仿真和全部程序及说明,验证通过,具有很好的稳定性和参考价值!
2025/9/23 1:10:20 2.16MB FPGA UART
1
STK在航天任务仿真分析中的应用,详细的介绍了STK在的航天任务分析中的应用
2025/9/22 0:53:06 106.95MB STK,航天
1
rbf神经网络识别图像的算法,通过训练后与对应图片进行仿真。
2025/9/21 19:04:03 24KB matlab 毕业设计 建模 算法
1
EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL语言在EDA平台上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒,另外还具有校时功能和闹钟功能。
总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数和设置程序模块、比较器程序模块、三输入数据选择器程序模块、译码显示程序模块和拼接程序模块。
并且使用QuartusII软件进行电路波形仿真,下载到EDA实验箱进行验证。
该设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。
2025/9/21 15:19:19 528KB FPGA,数字钟
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡