基于51单片机的DDS函数信号发生器的计划电路图和汇编程序代码基于51单片机的DDS函数信号发生器的计划电路图和汇编程序代码
1
基于FPGA的双路可移相任意波形发生器,其中包括系统设计原理,正弦波、三角波、锯齿波的波形文件!能实现相位调理及其显示!
2023/1/16 22:09:41 1.62MB 正弦波 三角波 锯齿波
1
设计一个完好的DDS波形发生器模块,可实现频率、相位可调,三种波形。
(1)模式控制:正弦波/三角波/矩形波(2)频率控制:直接设置频率值(3)ROM表地址长度2^8=256、数据位宽10位(4)分辨率优于1Hz
2015/7/4 8:14:34 668KB Verilo DDS
1
基于fpga的dds可调幅调频(1HZ-20M)调相,输入正弦波,方波,锯齿波,三角波
2016/2/22 11:30:53 5.14MB fpga dds 调频 正弦
1
在详细阐述正弦脉宽调制算法的基础上,结合DDS技术,以ActelFPGA作为控制核心,通过自然采样法比较1个三角载波和3个相位差为1200的正弦波,利用VerilogHDL言语实现死区时间可调的SPWM全数字算法,并在FushionStartKit开发板上实现SPWM全数字算法。
通过逻辑分析仪和数字存储示波器得到了验证,为该技术进一步应用和推广提供了一个良好的开放平台。
2020/2/7 2:39:34 389KB Actel FPGA,SPWM,DDS,Verilog HDL
1
在详细阐述正弦脉宽调制算法的基础上,结合DDS技术,以ActelFPGA作为控制核心,通过自然采样法比较1个三角载波和3个相位差为1200的正弦波,利用VerilogHDL言语实现死区时间可调的SPWM全数字算法,并在FushionStartKit开发板上实现SPWM全数字算法。
通过逻辑分析仪和数字存储示波器得到了验证,为该技术进一步应用和推广提供了一个良好的开放平台。
2020/2/7 2:39:34 389KB Actel FPGA,SPWM,DDS,Verilog HDL
1
2013年电子设计竞赛E题《简易数字信号传输功能分析仪》源代码,dds部分采用verilog,液晶部分采用单片机,有详细注释,获北京市二等奖
2021/4/18 1:24:17 2.77MB 简易 频率特性 测试仪 电子设计竞赛
1
DDS芯片AD9910的中文datasheet
2016/4/16 3:28:05 960KB DDS
1
设正弦函数表ROM地址m=10位数据点:210=1024个取相位寄存器高10位作为ROM地址,截断低(32-10)位地址相位分辨力
2021/10/12 11:05:12 304KB DDS 扫频 信号源 低频矢量
1
能够手机上设置波形种类:正弦波、方波以及三角波;
设置频率:1Hz~10kHz、幅度:10mV~2V;手机通过Wifi发送信号,驱动DDS以及DAC模块产生的波形的设计。
本实验次要包括五个模块:(1)WIFI通讯模块(moduleWIFI_ESP82);
(2)指令信号接收模块(uart_txmodule);
(3)波形控制模块(logic_ctrl);(4)波形发生器及频率控制模块(DDS);(5)DAC波形显示模块(DAC081S101_driver)。
实验所用仪器为小脚丫Baseboard底板、手机和示波器。
2019/4/26 23:22:54 10.54MB FPGA 信号发生器 WIFI 手机控制
1
共 110 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡