本资源是用Verilog语言书写的32位ARM的ALU设计,FPGA实现。
2024/6/28 3:12:44 248KB 32位ARM ALU FPGA Verilog
1
基于sparant6系列FPGA的小项目设计(4)——代码文件
2024/6/25 16:03:08 6KB fpga fpga/cpld
1
这是一个用verilog硬件描述语言写的FPGA上的别踩白块儿游戏,工程建立在altera的quartusii上,提供了一种比较好的编程思路,可以根据该程序的思想写出更多的游戏作品。
2024/6/21 15:27:11 10.77MB FPGA 别踩白块儿 游戏
1
基于FPGA在QuartusII上的贪吃蛇游戏
2024/6/21 4:26:14 2.38MB FPGA
1
基于FPGA技术的8位模型机设计与实现
2024/6/21 2:24:09 3.01MB FPGA
1
本例程是基于FPGA和Verilog语言的LCD1602的时钟显示和汉字显示,需要用到取模软件,个人用的是8x8LED点阵字库。
8x8LED点阵字库软件https://pan.baidu.com/s/1PIMwyp8yoeGpSHsYkixYgA提取码:lgzp 
2024/6/16 0:57:22 4.96MB 分频器 FPGA Verilog LCD1602
1
现场可编程逻辑门阵列(FPGA)作为一种可编程的信号处理器件,具有高速、高集成度等优点。
随着FPGA技术愈加成熟,功耗需求逐渐降低,应用领域越来越广泛。
LED显示技术的结构灵活、亮度高、技术成熟和寿命长等特点,在很多场景中都有应用。
贪吃蛇是一款风靡全球的游戏,简单耐玩,在多个平台上都有相应的游戏版本。
本文设计了一种在FPGA硬件电路平台上工作,LED点阵进行显示的简单贪吃蛇游戏。
2024/6/12 1:32:20 1.83MB PDF文件下载
1
本人已亲自测试成功,喜欢视频呢处理的童鞋可以参考
1
基于FPGA的VerilogHDL-LPM_ROM控制器,完整工程,配合相关文档,对学习如何设计LPM_ROM控制器非常有帮助。
2024/6/3 2:12:15 306KB FPGA Verilog ROM控制器
1
基于SDRAM读写控制和串口调试实验,主要运用FIFO串口,对SDRAM进行读写控制。
2024/5/26 2:32:23 12.45MB FPGA SDRAM
1
共 344 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡