有Prous的仿真以及汇编代码.asm、.exe文件,并且仿真通过,仿真是在Pruos环境以及masm32编译器下正常运转。
2021/7/23 22:51:06 40KB 波形发生器
1
nco的simulink仿真,可考察其产生波形及频谱
2018/2/1 4:43:58 62KB nco、simulink
1
采用DDS技术,以AD9851芯片为核心,LCD12864液晶为显示模块,采用矩阵键盘输入的函数信号发生器。
该信号发生器能够产生正弦波和方波,实现正弦波输出频率范围100Hz~10MHz,方波输出频率为100Hz~1MHz,频率分辨率为0.04Hz,在频率范围内实现步进调理和任意调理两种控制方式并可显示产生的波形的频率和步进单位等信息。
该信号发生器具有频率稳定,变频快速,幅值稳定,波形失真度低,电路结构简单,体积小,功耗低,价格低廉等特点。
1
永磁同步机电双闭环直接转矩控制模型,similink。
可用MATLAB2013版本中,参数调了一个月,基本波形还可以,希望对你们有用。
1
很实用的Verilog实例!目录:王金明:《VerilogHDL程序设计教程》程序例子,带说明。
【例3.1】4位全加器【例3.2】4位计数器【例3.3】4位全加器的仿真程序【例3.4】4位计数器的仿真程序【例3.5】“与-或-非”门电路【例5.1】用case语句描述的4选1数据选择器【例5.2】同步置数、同步清零的计数器【例5.4】用initial过程语句对测试变量A、B、C赋值【例5.5】用begin-end串行块产生信号波形【例5.6】用fork-join并行块产生信号波形【例5.7】持续赋值方式定义的2选1多路选择器【例5.8】阻塞赋值方式定义的2选1多路选择器【例5.9】非阻塞赋值【例5.10】阻塞赋值【例5.11】模为60的BCD码加法计数器【例5.12】BCD码—七段数码管显示译码器【例5.13】用casez描述的数据选择器【例5.15】用for语句描述的七人投票表决器【例5.16】用for语句实现2个8位数相乘【例5.17】用repeat实现8位二进制数的乘法【例5.18】同一循环的不同实现方式【例5.19】使用了`include语句的16位加法器【例5.20】条件编译举例【例6.1】加法计数器中的进程【例6.2】任务举例【例6.3】测试程序【例6.4】函数【例6.5】用函数和case语句描述的编码器(不含优先顺序)【例6.6】阶乘运算函数【例6.7】测试程序【例6.8】顺序执行模块1【例6.9】顺序执行模块2【例6.10】并行执行模块1【例6.11】并行执行模块2【例7.1】调用门元件实现的4选1MUX【例7.2】用case语句描述的4选1MUX【例7.3】行为描述方式实现的4位计数器【例7.4】数据流方式描述的4选1MUX【例7.5】用条件运算符描述的4选1MUX【例7.6】门级结构描述的2选1MUX【例7.7】行为描述的2选1MUX【例7.8】数据流描述的2选1MUX【例7.9】调用门元件实现的1位半加器【例7.10】数据流方式描述的1位半加器【例7.11】采用行为描述的1位半加器【例7.12】采用行为描述的1位半加器【例7.13】调用门元件实现的1位全加器【例7.14】数据流描述的1位全加器【例7.15】1位全加器【例7.16】行为描述的1位全加器【例7.17】混合描述的1位全加器【例7.18】结构描述的4位级连全加器【例7.19】数据流描述的4位全加器【例7.20】行为描述的4位全加器【例8.1】$time与$realtime的区别【例8.2】$random函数的使用【例8.3】1位全加器进位输出UDP元件【例8.4】包含x态输入的1位全加器进位输出UDP元件【例8.5】用简缩符“?”表述的1位全加器进位输出UDP元件【例8.6】3选1多路选择器UDP元件【例8.7】电平敏感的1位数据锁存器UDP元件【例8.8】上升沿触发的D触发器UDP元件【例8.9】带异步置1和异步清零的上升沿触发的D触发器UDP元件【例8.12】延迟定义块举例【例8.13】激励波形的描述【例8.15】用always过程块产生两个时钟信号【例8.17】存储器在仿真程序中的使用【例8.18】8位乘法器的仿真程序【例8.19】8位加法器的仿真程序【例8.20】2选1多路选择器的仿真【例8.21】8位计数器的仿真【例9.1】基本门电路的几种描述方法【例9.2】用bufif1关键字描述的三态门【例9.3】用assign语句描述的三态门【例9.4】三态双向驱动器【例9.5】三态双向驱动器【例9.6】3-8译码器【例9.7】8-3优先编码器【例9.8】用函数定义的8-3优先编码器【例9.9】七段数码管译码器【例9.10】奇偶校验位产生器【例9.11】用if-else语句描述的4选1MUX【例9.12】用case语句描述的4选1MUX【例9.13】用组合电路实现的ROM【例9.14】基本D触发器【例9.15】带异步清0、异步置1的
2020/10/10 20:05:56 127KB Verilog 实例 经典
1
本系统主要由BUCK降压模块、BOOST升压模块、测控模块、辅助电源模块组成。
其中BUCK降压模块和BOOST升压模块的驱动选用具有波形互补的可编程芯片IR2104、电流采样选用TI公司公用高边电流采样芯片INA282;
测控模块采用低功耗单片机STM32对输出电压、输出电流实现闭环PI控制。
系统可以实现:在充电模式下,充电电流在1~2A范围内步进可调且步进值为0.05A,电流控制精度1.30%左右;
充电电流变换率为0.87%;
充电效率可达到97.11%,具有测量、显示充电电流以及过充保护功能。
在放电模式下,放电效率可达到96.54%且电压能保持在30V左右。
2017/10/6 13:55:19 1.83MB STM32 双向DC-DC
1
基于labCVI的波形发生器源码,此代码运转在labCVI2013版本中,通过前面板的选择可以产生不同波形的数据,波形数据具有保存为文本文件和回放功能
2020/1/10 12:31:41 7KB CVI 波形发生器
1
函数可以作出时域波形图和频域频谱图,并且计算基因频率自动判断音频文件是男声还是女声声音。
ds函数输入变量是文件名和降采样的间隔,通过插值的办法保证了原信号的长度,可以画出时域及频域图像,并且判断男女声,最初播放降采样之后的声音。
新人第一次发资源,很简单,望支持,做的信号作业,和我一样的小白可以参考,大虾就不用看了。
2020/8/1 22:23:48 2KB 音频分析 MATLAB 时域 频域
1
基于C#的显示数据波形的上位机,可进一步开辟显示多条数据波形,在线保存数据,可将数据显示为excel格式
2015/7/26 7:40:03 315KB 上位机 数据波形 水位报警
1
利用MATLAB分别计算并画出常规脉冲信号、线性调频信号、相关脉冲串信号、二进制相位编码信号(巴克码)、伪随机码(M序列码)的模糊函数。
2015/5/22 19:01:12 9KB 模糊函数
1
共 889 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡