使用verilogHDL语言编写的串口IP核,其中的全部代码,经过波形仿真验证,内附说明文档,已经过仿真,可完满运行。
2023/1/18 15:30:06 1.75MB verilog uart ip核
1
该模块功能是把外部输入的交流信号有效值变成直流信号输出,可以计算各种复杂波形的真有效值。
可测量的输入信号有效值可高达7V,对于1Vrms的信号,它的-3dB带宽为8MHz,另外,AD637通过片选(CS)管脚作用,可以使静态电流从2.2mA降至350uA。
因而,在数据采集和仪器仪表等场合,有很广泛的应用。
2023/1/18 3:20:03 1.31MB AD
1
功能简介------------------------------------------------------------★★1数据浏览显示SegY总道数,采样点数,采样间隔,数据格式(1)文本卷头查看ASCII和EBCDIC格式可切换(2)二进制卷头查看(3)单道数据查看根据道号选择或拖动,道头2字节/4字节可切换查看,可查看道数据和波形☆☆新增功能☆☆(4)道数据察看扩展为道头/道数据两个Tab页面,增加道头的标准注视以供参考,增加数据频谱图和相位谱图★★2数据扫描(1)道头2字节/4字节可切换查看,可选择仅扫描道头或全部扫描(2)单炮记录扫描:扫描炮号、对应道集(3)CMP/CRP道集扫描:扫描CMP/CRP号、对应道集(4)叠后地震体扫描设置inlineCDPXYZ比例因子,选择2D/3D,即可扫描侧线和对应道集☆☆新增功能☆☆道数据察看扩展为道头/道数据两个Tab页面,增加道头的标准注视以供参考,增加数据频谱图和相位谱图(5)增加中间结果显示(6)增加进度显示,可以取消扫描★★3数据切割(1)设置开始道、结束道和道间隔,开始采样点、结束采样点和采样点间隔(2)显示选取范围在数据文件中的位置(3)单击“开始”即可抽取道集保存为新的SegY文件☆☆新增功能☆☆(1)数据提取设置修改,按道提取、单炮记录、CMP/CRP、叠后3D共4个选项(2)单炮记录、CMP/CRP、叠后3D的数据提取必须在数据扫描后才能完成,有提示对话框进行提示bug修改:1、修改1.0.1版本数据非法时波形绘制错误导致崩溃的问题2、修改1.0.1版本数据切割错误问题
2023/1/17 3:32:56 3.47MB SegY 可视化 分析
1
基于FPGA的双路可移相任意波形发生器,其中包括系统设计原理,正弦波、三角波、锯齿波的波形文件!能实现相位调理及其显示!
2023/1/16 22:09:41 1.62MB 正弦波 三角波 锯齿波
1
QPSK误码率随信噪比的变化波形Matlab计较及其仿真程序源代码
2023/1/13 11:08:29 1KB QPSK误码率计 matlab
1
1.首先设计511位m序列(码源速率:组号*10k,例如第1组,为10k,第2组为20k,以此类推),作为数字调制的信号源,此模块不可使用现有控件;
在频域,比较511位m序列与伪随机PN序列的频谱;
2.设计QPSK通信系统的组成原理设计实现方案,提供原理图和Multisim仿真电路及仿真波形。
调制与解调模块不可使用现有控件;
载波频率自定,通常为MHz数量级;
相干解调直接采用与调制信号同频同相的正弦信号,无需设计本地载波恢复;
3.设计QPSK调制器与解调器中涉及的正弦信号与方波信号,此模块可使用现有控件;
4.设计QPSK调制器与解调器中涉及的串并变换与并串变换,此模块不可使用现有控件;
5.设计QPSK调制器与解调器中涉及的滤波器,此模块可使用现有控件,但需要详细说明滤波器的形式、设计的参数、滤波器的传递函数、滤波器的幅频特性等;
6.在时域,观察QPSK各模块输出波形、眼图;
在频域,观察已调信号、调制信号的频谱和传输带宽;
画出系统误码率与接收端信噪比SNR的关系;
7.将QPSK等做成子系统以便调用;
8.生成至少包含5种谐波分量的模拟信号源或是语音信号;
9.将5中的信号源利用Δm或是PCM量化后,用2中的QPSK系统传输并恢复;
10.在发送端与接收端之间加入白噪声,模拟高斯信道,信噪比自行设定。
分析6中的抗噪声功能,给出误比特率等功能参数;
11.撰写课程设计报告。
2023/1/13 11:20:37 38.04MB systemview QPSK  PCM
1
波形编辑器,用于发生用FPGA定制ROM或RAM时发生的HEX文件
2023/1/10 10:49:15 792KB Mif_Maker
1
该脚本用于Verdi自动查看信号波形,只需要在一个文本文件中简单写入需要查看的信号名称,执行脚本文件,产生一个Verdi内部命令文件,在命令行运转即可自动打开Verdi软件显示波形,波形窗口中的信号会按照模块名重新命名归类。
2023/1/10 5:55:40 1KB Shell Verdi
1
使用CubeMX生成PWM波形,并且进行PWM波形的频率和占空比测量,使用硬件来进行两次捕获,降低代码的工作量。
2021/6/22 4:33:54 11.05MB stm32cube pwm
1
设计一个完好的DDS波形发生器模块,可实现频率、相位可调,三种波形。
(1)模式控制:正弦波/三角波/矩形波(2)频率控制:直接设置频率值(3)ROM表地址长度2^8=256、数据位宽10位(4)分辨率优于1Hz
2015/7/4 8:14:34 668KB Verilo DDS
1
共 889 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡