利用28335的epwm模块产生pwm波形,并触发内部的AD采样。
产生三相PWM波,并触发三路AD采样
2023/6/29 5:40:15 10KB 28335 epwm
1
牛津搭配语词典第2版.mdx,可以根据工具转换成txt格式,可用在GoldenDict、欧路词典、MDict设备和深蓝词典上
2023/6/28 19:19:30 6.17MB mdx 牛津搭配语词典 GoldenDict 欧路词典
1
自创程序,修改过,循迹小车比赛决赛用过的程序,超级稳定过连续弯,速度快,上一个程序发错了发的是测试版,这次是真正比赛时用的,效果非常好,感兴趣的可以下载学习一下,里面有不一样的思路,完全独创。
可能会有一些注释不太准确,因为来不及修改,不过,不看注释应该也看得懂的。
2023/6/15 11:27:26 47KB 红外循迹
1
Qt5实现的拼图,添加了一个自动寻路的功能
2023/6/15 4:31:30 5KB Qt5拼图
1
1、设计内容:对8路0—5V的模拟电压进行循环采集。
2、基本要求:①对8路模拟输入实行循环采集,每路连续采集16次,取平均值;
②输入量与显示误差<1%;
③CPU以中断方式读取采集数据。
3、发挥部分:①分别设定每一路的上限值,若采集的平均值超过该界限值,则对应通道的指示灯闪烁10次以后一直亮,以示警告;
②能对输出控制信号进行调节:对于第0路,则设定一个下限和一个上限,当采集的平均值小于下限时,输出一个较大的模拟信号作为向大的方向的调节控制信号;
当采集的平均值大于上限时,输出一个较小的模拟信号作为向小的方向调节的控制信号,且两种超限指示灯均闪烁10次后亮;
③速度上实现高精度采集;
④提高系统精度;
⑤设计抗干扰性;
2023/6/15 4:15:37 470KB 数据采集系统
1
最小路集的计算机解法
2023/6/14 4:53:30 127KB 最小路集
1
该工程为本博主博客:ZYNQ进阶之路13--自定义AXI-FULLIP实现PS和PL双向高速通讯,的示例工程,希望对的广大博友有所帮助
2023/6/13 22:38:56 45.43MB zynq
1
stm32F103time1输出多路spwm,和spwm的原来,方法等.stm32F103time1输出多路spwm,和spwm的原来,方法等
2023/6/13 2:28:12 3.6MB spwm
1
本书深入地探讨了Verilog编程,分为七个部分:设计原则、语言特性、书写文档、高级设计、时钟和复位、验证之路、其他介绍。
本书对这些部分做了重点的探讨:Verilog编码风格、Verilog-2001的新特性、简洁高效的编程、容易出错的语言元素、可配置设计、时钟生成、复位设计、验证方法等。
另外,本书还对SystemVerilog做了简单的介绍。
2023/6/7 21:50:03 82.63MB Verilog 编程艺术
1
开关电源的工作过程相当容易理解,在线性电源中,让功率晶体管工作在线性模式,与线性电源不同的是,PWM开关电源是让功率晶体管工作在导通和关断的状态。
具体的原理我们不做详解。
开关电源相对于线性电源有体积小、重量轻、效率高等优点,但缺点会产生不小的开关噪声,也就是常说的电源纹波。
LM2596最大负载电流能到3A,有多个规格可选,3.3V、5V、12V以及可调输出等,ADJ输出范围是1.2V到Vin-1V,最大可支持40V输入,也有特殊规格比如LM2596-HVS,可达60V的输入的电压,但是容易买到假芯片。
这个大家都懂的。
我们可以大致看出芯片的价格相对比较便宜,所以在普通使用场合,该芯片的性价比还是可以的。
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡