Verilog实现uart串口协议,波特率可选9600、19200、38400、115200。
8位数据为,1位校验位,1位停止位。
核心代码包括UART,TX,RX,Baud,FIFO,以及uart_tb测试激励文件,可以做为你的设计参考。
1
XilinxFPGA开发实用教程原书附赠光盘资源本光盘是《XilinxFPGA开发实用教程(第2版)》一书的配书光盘,内容包括了书中第2章、第4章、第6章到第10章所有设计案例的完整工程文件。
本光盘根目录下有7个文件夹,文件夹的内容和含义说明如下:1.chapt2文件夹中的内容为书中第2章完整的工程文件,包括2个子文件夹:(1)exp2_29:例2-29对应的文件;
(2)exp2_30:例2-30对应的文件。
2.chapt4文件夹中的内容为书中第4章完整的工程文件,包括4个子文件夹:(1)exp4_1:例4-1对应的文件;
(2)exp4_2:例4-2对应的文件;
(3)exp4_6:例4-6对应的文件;
(4)exp4_7:例4-7对应的文件。
3.chapt6文件夹中的内容为书中第6章完整的工程文件,包括10个子文件夹:(1)exp6_1:例6-1对应的文件;
(2)exp6_2:例6-2对应的文件;
(3)exp6_6:例6-6对应的文件;
(4)exp6_8:例6-8对应的文件;
(5)exp6_8_matlab:例6-8对应的matlab文件;
(6)exp6_9:例6-9对应的文件;
(7)exp6_12:例6-12对应的文件;
(8)exp6_13:例6-13对应的文件;
(9)exp6_18:例6-18对应的文件;
(10)exp6_Uart:UART接口开发实例。
4.chapt7文件夹中的内容为书中第7章完整的工程文件,包括2个子文件夹:(1)exp_sdk_C_code:包括4个子文件夹:led_cpp:LED代码;
uart_cpp:串口代码;
intc_uart:中断和串口联合的代码;
timer_intc:定时器和中断联合的代码。
(2)exp7_2:例7-2对应的文件。
5.chapt8文件夹中的内容为书中第8章完整的工程文件,包括6个子文件夹:(1)exp8_1:例8-1对应的文件;
(2)exp8_2:例8-2对应的文件;
(3)exp8_3:例8-3对应的文件;
(4)exp8_4:例8-4对应的文件;
(5)exp8_5:例8-5对应的文件;
(6)exp8_hwcosim:硬件协仿真的例子。
6.chapt9文件夹中的内容为书中第9章完整的工程文件,包括5个子文件夹:(1)exp9_1:例9-1对应的文件;
(2)exp9_2:例9-2对应的文件;
(3)exp9_3:例9-3对应的文件;
(4)exp9_4:例9-4对应的文件;
(5)exp9_5:例9-5对应的文件。
7.chapt10文件夹中的内容为书中第10章完整的工程文件,包括1个子文件夹:(1)exp10_1:例10-1对应的文件;
(2)xapp869:XilinxPCI-E参考文档。
2023/11/25 9:38:29 23.77MB Xilinx FPGA Verilo 书籍光盘
1
TCP转串口C#源码,请多多支持谢谢!
2023/11/22 20:21:45 134KB C# 服务器端 串口调试 串口转tcp
1
芯唐M0单片机,NUC100系列例程,包括IIC,SPI,UART,UCOSII等例程
2023/11/15 6:33:56 10.26MB NUC120 Cortex M0
1
spi主机程序STM32CubeMx生成Hal库DMA发送接收intmain(void){/*USERCODEBEGIN1*//*USERCODEEND1*//*MCUConfiguration--------------------------------------------------------*//*Resetofallperipherals,InitializestheFlashinterfaceandtheSystick.*/HAL_Init();/*USERCODEBEGINInit*//*USERCODEENDInit*//*Configurethesystemclock*/SystemClock_Config();/*USERCODEBEGINSysInit*//*USERCODEENDSysInit*//*Initializeallconfiguredperipherals*/MX_GPIO_Init();MX_DMA_Init();MX_USART1_UART_Init();MX_SPI5_Init();/*USERCODEBEGIN2*/// HAL_UART_Receive_DMA(&huart1,rxBuffer,BUFFER_SIZE); /*USERCODEEND2*//*Infiniteloop*//*USERCODEBEGINWHILE*/while(1){ HAL_GPIO_WritePin(GPIOF,GPIO_PIN_6,GPIO_PIN_RESET); spi_tx[0]=6; spi_tx[1]=7; spi_tx[2]=8; spi_tx[3]=9; memset(spi_rx,0,BUFFER_SIZE); HAL_SPI_TransmitReceive_DMA(&hspi5,spi_tx,spi_rx,BUFFER_SIZE); HAL_GPIO_WritePin(GPIOF,GPIO_PIN_6,GPIO_PIN_SET); HAL_Delay(1000);/*USERCODEENDWHILE*//*USERCODEBEGIN3*/}/*USERCODEEND3*/}
2023/11/1 6:11:26 33.37MB spi DMA 主机 STM32CubeMX
1
XilinxSpartan6开发板资料,ISE14.7软件下载地址;
开发板学习指南,包含SPI、I2C、Uart、时钟、VGA、网口,DDS、LVDS等案例学习
2023/10/24 18:49:49 2.01MB Verilog FPGA Sparten6 入门学习
1
EPM240最小系统串口开发板硬件设计protel99se原理图PCBBOM文件+Verilog串口通信逻辑工程源码,可用Protel或AltiumDesigner(AD)软件打开或修改,已经制板使用,可作为你产品设计的参考。
产品简介:1、 CPLD开发板实验板,支持EPM240,集成USB转UART芯片CH340G2、 串口输出控制模块,支持64路TTL电平输出3、 串口输出输入控制模块,支持32路TTL电平输入及32路TTL电平输出4、 串口控制模块硬件不变,64路输入输出应用功能定制产品特性:(1) 支持USB接口供电及排针供电,有选择跳线(2) USB转串口接口
1
常用接口的FPGA程序,用ISE打开工程文件即可,包括CAN,ETH,IIC,IWBBUSCHANGE,UART,USB,VGA.
2023/10/6 15:34:44 1.85MB can eth iic uart
1
一个简单的UART收发控制器,可以实现将接收到的数据发送给PC。
稍作修改就可以完成自己想要的UART控制器的功能
2023/10/4 0:47:33 3KB Virtex-6 UART 控制器
1
基于niosII的UART与pC通信设计
2023/10/2 6:38:24 85KB niosII pc通信
1
共 144 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡