cpu设计实例-verilog,经过这个文档你可以很快的入手如何设计一份8位的cpu,其中的指令码位16位
2023/3/17 18:42:18 623KB cpu verilog
1
编程控制8253接口芯片,使8253工作在定时方式,定时一定的时间,定时时间到后,输出的信号,通过扩展输入接口输入到CPU,软件控制计数信号,并将计时时间精确显示在7段LED或八个发光二极管上上.按下开关K0开始计时,按下开关K1停止计时,按下开关K2清零秒计时器
2023/3/16 6:40:17 2KB 汇编 8086 8255
1
nmon,国产龙芯cput中标麒麟平台,飞腾cpu银河麒麟nomon是个很好的零碎监控工具
2023/3/15 2:56:57 110KB nmon,龙芯cput
1
获取多核CPU使用率,设置CPU亲和性,设置并发线程数和优先级,绑定线程在特点CPU上运转,并测试
2023/3/14 5:37:23 37.91MB CPU使用率
1
使用Verilog设计CPU学习怎样设计CPU哦!!!!!!!!!!!!
2023/3/13 20:08:52 544KB Verilog CPU
1
cisco模仿器,可以仿真路由器以及交换机,如果设置了合适的CPU开销,一般的台式机可以模仿6到8台cisco路由器或者交换机。
可实现虚拟路由器的抓包,查看具体的报文交互内容。
如果需要更多的bin,可以邮件联系我
2023/3/12 7:25:53 5.91MB cisco simulator
1
Verilog语言实现32位的流水线微处理器的设计,内有正文以便读者参考。
2023/3/11 9:07:39 1.48MB pipeline_cpu
1
杭电hdu计组实验R_I_J_CPU计划实验.doc
2023/3/11 6:22:14 1.27MB 杭电hdu计组实验R_I_J_
1
RTL8189ES_linux_v5.3.3.1_27418.20180502.zip(R16+TINAV2.5)二、使用RTL8189ES_linux_v5.3.3.1_27418.20180502.zip里面自带的驱动:W:\RTL8189ES_linux_v5.3.3.1_27418.20180502\driver\rtl8189ES_linux_v5.3.3.1_27418.20180425.tar.gzW:\dragonborad_rtl8189etv\lichee\linux-3.4\drivers\net\wireless\rtl8189es\Makefile修正CPU架构之后:######################PlatformRelated#######################CONFIG_PLATFORM_I386_PC=yCONFIG_PLATFORM_ARM_SUN8I_W5P1=n修正为:CONFIG_PLATFORM_I386_PC=nCONFIG_PLATFORM_ARM_SUN8I_W5P1=y
2023/3/10 20:28:20 27.18MB 全志
1
这是一个C#编写的深度学习源码例子。
一般网上流传的深度学习Windows源码都是Linux转过来的,下载后配置非常困难,本人多天配置环境都未成功,最后不得不放弃。
原因是需要配置第三方库,这是一个困难。
本源码是基于VS2013的C#源码,只需装有VisualStudio2013就可使用,不需要配置,简单至极。
需要说明的是本例子只是CPU,没用使用GPU,是学习的好事例。
2023/3/8 6:14:16 6.11MB DeepLearning C# CSharp VS2013
1
共 711 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡