UCOSIII的中文资料,uC/OSIII是一个可以基于ROM运行的、可裁减的、抢占式、实时多任务内核,具有高度可移植性,特别适合于微处理器和控制器,是和很多商业操作系统性能相当的实时操作系统(RTOS)。
为了提供最好的移植性能,uC/OSIII最大程度上使用ANSIC语言进行开发,并且已经移植到近40多种处理器体系上,涵盖了从8位到64位各种CPU(包括DSP)。
uC/OSII可以简单的视为一个多任务调度器,在这个任务调度器之上完善并添加了和多任务操作系统相关的系统服务,如信号量、邮箱等。
其主要特点有公开源代码,代码结构清晰、明了,注释详尽,组织有条理,可移植性好,可裁剪,可固化。
内核属于抢占式,最多可以管理60个任务。
从1992年开始,由于高度可靠性、移植性和安全性,uC/OSIII已经广泛使用在从照相机到航空电子产品的各种应用中。
2025/2/14 14:42:28 4.77MB uCOS-IIII
1
汽车安装DSP魔音传奇,软后下载此软件电脑开始调音。
电脑调音软件内置多个原带设置好的调音文件,也可以尝试感受下。
非常好的一款调音软件。

2025/1/27 18:14:38 29.46MB 魔音传奇992
1
基于DSP的异步电动机SVPWM控制技术研究
2025/1/25 7:28:11 2MB 研究论文
1
一种基于DSP控制的液晶显示屏的设计及实现
2025/1/24 20:16:06 161KB dsp 液晶
1
TI最新控制用DSP芯片TMS320F28379D封装库,含原理图库(schlib)和PCB库(pcblib),适用于AltiumDesigner设计印制板
2025/1/22 10:21:15 26KB 印制板 Altium Desig DSP
1
硬件乘法器发展史高速乘法器DSP芯片国外乘法器
2025/1/14 12:48:52 207KB 硬件乘法器 乘法器发展史
1
在DSP的开发中,我们往往需要知道各个代码段所需的运行时间,本文档给出了CCS3.3环境用profile测试代码运行时间的步骤,这个方法虽然简便,但是精确率低。
除此之外统计时间还有3种办法,(1)根据C6000编译手册上所说,使用clock()函数。
(2)DSP/BIOS下的时间分析器。
(3)使用DSP片上自带的时钟,这种是最为精确的。
(4)利用TSCL和TSCH测量。
本文档给出了各种方法的详细说明以及例程代码。
2025/1/8 20:33:44 345KB DSP时间 DM642 CCS3.3 clock()函数
1
STM32的标准DSP库,能通过调用库内的函数实现stm32的DSP运算,如FFT等
4.44MB STM32 DSP库
1
工控机变频用的PID运算,比较经典的算法,适合做dsp的工业控制学习和参考。
2024/12/29 11:57:52 1.87MB 嵌入式 dspC2000 PID运算
1
硬件工程师手册目录第一章概述第一节硬件开发过程简介§1.1.1硬件开发的本过程§1.1.2硬件开发的规范化第二节硬件工程师职责与基本技能§1.2.1硬件工程师职责§1.2.2硬件工程师的基本素质与技能第二章硬件开发规范化管理第一节硬件开发流程§2.1.1硬件开发流程文件介绍§2.1.2硬件开发流程详解第二节硬件开发文档规范§2.2.1硬件开发文档规范文件介绍§2.2.2硬件开发文档编制规范详解第三节与硬件开发相关的流程文件介绍§2.3.1项目立项流程§2.3.2项目实施管理流程§2.3.3软件开发流程§2.3.4系统测试工作流程§2.3.5中试接口流程§2.3.6内部验收流程第四节PCB投板流程(陆波写)§2.4.1PCB投板系统文件介绍§2.4.2PCB投板流程详解第三章硬件设计技术规范第一节CAD辅助设计(陆波写)§3.1.1ORCAD辅助设计软件§3.1.2Cadence简介第二节可编程器件的使用§3.2.1PPGA产品性能和技术参数§3.2.2FPGA的开发工具的使用§3.2.3EPLD产品性能和技术参数§3.2.4Max+PLUSII开发工具§3.2.5VHDL语言第三节常用的接口及总线设计§3.3.1接口标准§3.3.2串口设计§3.3.3并口及总线设计§3.3.4RS-232接口总线§3.3.5RS-422和RS-423标准接口连接方法§3.3.6RS-485标准接口与联接方法第四节单板硬件设计指南§3.4.1电源滤波§3.4.2带电插拨座§3.4.3上下接电阻§3.4.4LD的标准电路§3.4.5高速时钟线设计§3.4.6接口驱动及支持芯片§3.4.7复位电路§3.4.8Watchdog电路§3.4.9单板调试端口设计及常用仪器第五节逻辑电平设计与转换§3.5.1TTL、ECL、PECL、CMOS标准§3.5.2TTL、ECL、MUSII连为电平转换第六节母板设计指南§3.6.1公司常用母板简介§3.6.2高速传输线理论与设计§3.6.3总线阻抗匹配、总线驱动及端接§3.6.4布线策略与电磁干扰第七节单板软件开发§3.7.1常用CPU介绍§3.7.2开发环境§3.7.3单板软件调试§3.7.4编程规范第八节硬件整体设计§3.8.1接地设计§3.8.2电源设计§3.8.3防雷与保护第九节时钟、同步与时钟分配§3.9.1时钟信号的作用§3.9.2时钟原理及性能指标测试第十节DSP开发技术§3.10.1DSP概述§3.10.2DSP的特点与应用yf-f4-06-cjy§3.10.3TMS320C54XDSP的结构第四章常用通信协议及标准第一节国际标准化组织§4.1.1ISO§4.1.2CCITT及ITU-T§4.1.3IEEE§4.1.4ETSI§4.1.5ANSI§4.1.6TIA/EIA§4.1.7BellCore第二节硬件开发常用通信标准§4.2.1ISO开放系统自联模型§4.2.2CCITTG系列建议§4.2.3I系列标准§4.2.4V系列标准§4.2.5TIA/EIA系列接口标准§4.2.6CCITTX系列建议§4.2.7IEEE常用标准第五章物料选型与申购(物料部)第一节物料选型的基本原则§5.1.1常用物料选型的基本原则§5.1.2专业物料选型的基本原则第二节IC的选型§5.2.1IC的常用技术指标§5.2.2常用IC选型举例第三节阻容器件的选型§5.3.1电阻器的选型§5.3.2电容器的选型§5.3.3电感器的选型§5.3.4电缆及接插件标准与选用第四节物料申购流程§5.4.1物料流程文件介绍§5.4.2物料流程详解§5.4.3物料申购案例分析第五节接触供应商须知第六节MRPII及BOM基础和使用第六章实验室第一节中央研究部实验室管理条件第二节中研部实验室环境检查评分细则附录一硬件开发流程符录二PCB技术板流程符录三硬件文档编写规范FPGA归档要求硬件EMC设计规范
2024/12/21 0:55:02 942KB 华为 硬件 工程师
1
共 438 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡