本人自己编写的FPGA异步串口通信模块(UART),基于QUARTusII环境,verilog语言编写,包含仿真和全部程序及说明,验证通过,具有很好的稳定性和参考价值!
2025/9/23 1:10:20 2.16MB FPGA UART
1
STK在航天任务仿真分析中的应用,详细的介绍了STK在的航天任务分析中的应用
2025/9/22 0:53:06 106.95MB STK,航天
1
rbf神经网络识别图像的算法,通过训练后与对应图片进行仿真。
2025/9/21 19:04:03 24KB matlab 毕业设计 建模 算法
1
EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL语言在EDA平台上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒,另外还具有校时功能和闹钟功能。
总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数和设置程序模块、比较器程序模块、三输入数据选择器程序模块、译码显示程序模块和拼接程序模块。
并且使用QuartusII软件进行电路波形仿真,下载到EDA实验箱进行验证。
该设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。
2025/9/21 15:19:19 528KB FPGA,数字钟
1
本人研二,需要用Carla软件进行一些仿真,从各网站论坛等收集汇总方法,搞了一整天,将其编辑到了一个demo里,从Carla安装包的下载,到python解释器、编译器与的安装与numpy、pygame的配置,到最终如何上手在文件里都有了,压缩包没有密码,欢迎大家下载交流,本人邮箱号在文档的最下部,欢迎交流
1
实验内容设计一个滑动窗口协议,在仿真环境下编程实现有噪音信道两站点间无差错双工通信信道模型8000bps全双工卫星信道单向传播时延270毫秒信道误码率为10-5物理层接口:提供帧传输服务,帧间有1ms帧边界网络层属性:分组长度固定256字节实现GoBackN协议
1
对一个简单、实用的低频功率放大器的系统设计,不仅巩固和加深了自己对功率放大、波形转换、稳压电源这些部分的理论知识的认识和理解,而且进一步拓展了理论知识在实践中应用的部分。
经过用Multisim对结果进行仿真,对输入信号参数、各级放大倍数以及滤波电容、耦合电容数值的不断调整中使所设计电路达到题目要求指标.
1
设计一个运算器,可实现输入的2个一位十进制数的加、减运算。
要求:输入提供十个数字键,先转化为8421码,再运算,输入的数据和输出结果都要以七段显示译码器显示出来(仿真波形)。
输入模块、运算模块、数据转换模块要求用不同的模块分别实现。
2025/9/18 0:44:32 307KB 数字逻辑 课程设计 运算器
1
使用matlab仿真的一个buck降压斩波电路,将带有PI控制器的电路与无PI控制器的电路响应做对比。
其中PI控制器采用的是使用S函数编写的控制器,进行简单的修改就可以在仿真中实现专家PI控制等等,控制器的输入参数有Kp,Ki以及控制器输出的上下限定值。
因为控制器直接控制的是PWM的脉冲宽度,所以控制器的输出值限定在0到100之间。
MySource用来将要求的电压与电源的电压100v进行对比,从而输出相应脉冲宽度的PWM波形给IGBT。
2025/9/17 12:56:09 20KB matlab S函数
1
基于labview的包络检波仿真程序,大家可以参考下
2025/9/17 2:11:05 20KB labview
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡