安徽工程大学数字逻辑课程设计数字显示电子钟三,2020年原创。
设计和要求:设计一个能显示分、时并有闹钟的数字电子钟逻辑电路,要求如下:(1)由石英多谐振荡器和分频器产生1/60Hz标准分脉冲。
(2)计时电路为“分电路”和“时电路”,“闹铃电路”只设计“时电路”。
(3)“分电路”为00—59的六十进制计数、译码、显示电路。
(4)“时电路”为00—23的二十四进制计数、译码、显示电路。
(5)计时时间和闹铃时间均可校正,校正时钟为单次脉冲。
设定的闹钟时间到达时,电路有持续30秒的有间断的声响提示,声响频率约为1000Hz。
内含课程设计报告及仿真文件
1
经典的数字电路的习题集,分享给大家!
2023/12/9 5:47:57 63.39MB 数字电子技术 解题
1
数字电子技术基础教程部分章节习题与参考答案夏路易
2023/12/7 10:16:41 2.79MB 数电
1
数字电子技术基础(阎石)第五版习题答案
2023/11/20 13:36:01 10.14MB digital circ
1
DigitalFundamentals11thEd,ThomasL.Floyd数字电子技术(第11版)英文版数字电子技术的经典教材。
数字电子技术的经典教材。
2023/11/18 4:50:25 24.39MB Digital Fundamentals 数字电子 经典教材。
1
ispLEVER2.0是一套完整的EDA软件。
设计输入可采用原理图、硬件描述语言、混合输入三种方式。
能对所设计的数字电子系统进行功能仿真和时序仿真。
编译器是此软件的核心,能进行逻辑优化,将逻辑映射到器件中去,自动完成布局与布线并生成编程所需要的熔丝图件。
软件支持原有Lattice公司的GAL、ispLSI、MACH、ispGDX、ORCA2、ORCA3、ORCA4和最新的ispMACH器件
2023/11/13 20:31:55 1.91MB LEVER
1
数字电子技术第十版答案DigitalFundamentals10thEd(Solutions)-Floyd
2023/11/4 3:09:03 5.63MB 数字电子技术 第十版 答案 Digital
1
模拟电子技术,数字电子技术课程设计,恒温控制电路
1
包括555构成单稳态触发器、用555定时器设计一个时间延迟电路
2023/10/6 17:58:24 166KB 浙江理工大学 数电实验 555定时器
1
上海理工大学《数字电子技术》期末考试试卷
2023/10/5 1:54:30 871KB 数学
1
共 110 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡