根据多尺度数据融合理论设计了一种多模式组合定时设备,通过对GPS/GLONAS/"北斗"授时信号进行数据融合,综合得到更高精度的时间频率信号。
GPS/GLONAS/"北斗"授时信号分别在不同小波尺度上进行小波分解,通过在不同小波尺度上进行小波加权,通过逆小波变换重构时间尺度,该时间尺度在理论上与UTC保持一致。
测试结果表明:经过对本地晶体振荡器进行驯服后,该设备输出的频率稳定度达10-12,比单个模式的授时设备驯服前提高一个量级。
1
该设计任务是设计一个超外差接收机的解调电路,其中被解调信号先经过混频变成中频信号,然后通过包络检波电路进行解调。
系统的结构框图如图1所示。
图1超外差接收机的系统结构电路框图相关技术指标如下: ①本地振荡器可以使用高频信号源代替,输出信号频率为1000KHz,幅值为500mV的正弦波。
②调幅波信号由信号发生器产生,输出信号载波为535KHz正弦波,调幅度为0.5,调制信号为1KHz的正弦波。
③设计混频器能够很好的输出465kHz的中频信号,且不失真。
④中频放大器要有选频放大的作用,其输出信号载波幅值U>0.2V,信号不能失真。
⑤包络检波部分采用二极管包络检波器检波。
超外差接收机与一般高放式收音机相比,有很大的优越性,超外差接收机有整机灵敏度大、选择性显著提高、稳定性较高等优点,因此应用非常广泛,所以该课题具有很大的实用价值。
该课题涉及知识范围较广,涉及到高频电子电路的许多重点内容,通过这次课程设计能够学到高频电子电路的诸多方面,如:调幅波的调制解调、混频放大、检波等。
对于我们对知识的综合应用和掌握有很好的帮助,能更好的指导我们今后的学习,能让我们认识到理论与实际的联系。
1
都是本人做的实验,内含以下文件:555.ms10Circuit1.ms10Circuit2.ms10CLOCK.ms10实验2.ms10实验3-一阶有源低通滤电路.ms10实验3-减法运算电路.ms10实验3-反相加法运算电路.ms10实验3-反相比例运算电路.ms10实验3-反相积分运算电路.ms10实验3-微分运算电路.ms10实验3-滞回比较器.ms10实验3-过零电压比较器.ms10实验6-乘法电路.ms10实验6-函数发生电路.ms10实验6-平方电路.ms10实验6-开方电路.ms10实验6-除法电路.ms10实验7-多谐振荡器.ms10实验7-大范围可调占空比方波发生器电路.ms10实验8-quanjiaqi.ms10实验8-优先编码器.ms10实验8-全加器电路.ms10实验8-用74ls153组成的全加器仿真电路.ms10实验8-译码器驱动指示灯电路.ms10差动放大器111.ms10
2024/6/1 20:54:48 5.16MB multisim 实验 原理图 例子
1
报道了1064nm单频激光抽运的KTP晶体外腔单谐振光参量振荡器(OPO),获得了波长为2.05μm的纳秒激光脉冲输出。
在平-平腔中,将2块II类相位匹配KTP晶体按走离补偿方式放置,在400Hz重复频率下,抽运单脉冲能量达到5mJ时获得了单脉冲能量为0.9mJ的2.05μm信号光输出,其脉宽约为3.7ns,对应抽运光-信号光转换效率约为18%,光束质量因子M2在x、y方向分别为2.08、3.03。
2024/5/16 6:05:39 5.57MB 非线性光 光参量振 2 μm激光
1
《ADS应用详解——射频电路设计与仿真》【作者】陈艳华李朝晖夏玮【编辑】刘浩【ISBN】978-7-115-18407-8介绍使用ADS进行射频电路设计和仿真的基础知识和方法。
内容涉及射频电路的基础理论、ADS的基本概况以及ADS各种仿真功能,书中完整地介绍了6个利用ADS进行射频电路设计与仿真的实例,包括功率分配器、射频滤波器、低噪声放大器、混频器、压控振荡器和收发机。
分卷压缩的,这是第一部分,下载后放在一起才能解压。
part2:http://download.csdn.net/source/1435567文件较大,网速慢的朋友请耐心下载。
其它有用资料:《ADS2009射频电路设计与仿真》范例part1:http://download.csdn.net/source/3327661part2:http://download.csdn.net/source/3327724Agilent提供ADS2009自由下载,不用注册,并可申请试用license,地址在http://www.home.agilent.com/agilent/download.jspx?cc=US&lc=eng&nid=-34346.870777&pageMode=DL
2024/5/15 2:14:08 38.51MB ADS RF RRID 仿真
1
大二所制渣作
2024/4/19 5:28:53 1.15MB 压控振荡器
1
振荡器电路属于一种信号发生器类型,串联型晶体振荡器是将石英晶体用于正反馈支路中,利用其串联谐振时等效为短路元件的特性,电路反馈作用最强,满足振幅起振条件,使振荡器在晶体串联谐振频率上起振。
2024/2/5 13:19:30 86KB Multis 串联晶体振荡
1
仿真课程:1.高频LC谐振放大电路;
参数要求:(1).中心频率10.7MHz;
(2).谐振放大倍数>20dB;(3).BW=1MHz;(4).矩形系数<10;(5).噪声系数:<7dB;(6).输入,输出阻抗为50欧姆。
2.丙类功率放大电路;
参数要求:1.电源电压5V;2.输入信号300mv;3.频率6MHz的正弦信号;
4.50欧姆负载上输出4.6v峰峰值正弦电压信号。
仿真电路图:3.LC谐振放大电路;
参数要求:(1)振荡器输出为正弦波,波形无明显失真;(2)输出频率范围:15MHz~25MHz;(3)输出频率稳定度:优于10-3;(4)输出电压峰-峰值:Vp-p=1V±0.1V。
说明:1.其中题目一是在Multisim13中仿真的;
2.其中题目二是在Multisim14中仿真的;
3.其中题目三是在Multisim10中仿真的;
4.每个课题包含仿真,PPT,以及LATEX编译的报告,请忽略名字;
2024/1/4 6:11:35 14.28MB 高频
1
(1)由于电容C3远小于电容C1、C2,所以电容C1、C2对振荡器的振荡频率影响不大,因此可以通过调节C3调节振荡频率;
(2)由于反馈回路的反馈系数仅由C1与C2的比值决定,所以调节振荡频率不会影响反馈系数;
(3)由于晶体管的极间电容与C1、C2并联,因此极间电容的变化对振荡频率的影响很小;
2023/12/28 16:16:38 115KB Multis 克拉泼振荡电
1
安徽工程大学数字逻辑课程设计数字显示电子钟三,2020年原创。
设计和要求:设计一个能显示分、时并有闹钟的数字电子钟逻辑电路,要求如下:(1)由石英多谐振荡器和分频器产生1/60Hz标准分脉冲。
(2)计时电路为“分电路”和“时电路”,“闹铃电路”只设计“时电路”。
(3)“分电路”为00—59的六十进制计数、译码、显示电路。
(4)“时电路”为00—23的二十四进制计数、译码、显示电路。
(5)计时时间和闹铃时间均可校正,校正时钟为单次脉冲。
设定的闹钟时间到达时,电路有持续30秒的有间断的声响提示,声响频率约为1000Hz。
内含课程设计报告及仿真文件
1
共 97 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡