一、课题的背景现在社会是信息技术高速发展的社会,网络在人们生活和交际中的应用越来越广泛。
对求职者来说,网站为他们提供了方便、快捷的查询工作岗位路径。
对招聘单位来说,招聘网站也为他们提供了检索应聘者信息的平台,使招聘工作变得轻松易行。
求职者和招聘公司/单位可以在网上通过Internet,实现工作求职和公司/单位的人才招聘。
网上招聘与传统招聘相比具有招聘范围广,信息量大,可挑选余地大,会有大量技术高的应聘人员,招聘效果好,费用低的优势,因此获得了越来越多公司的认可,同时它有着经营成本低、用户检索方便、地域限制少等特点。
二、目的和意义其主要目的是:减少参加招聘单位工作人员的工作量和招聘成本,减少进行求职的人员求职时参加招聘会投递简历所耗费的时间和精力,使求职和招聘的过程通过互连网完成,从而实现招聘时双向选择的自动化。
网络求职有其突出的优点,即信息量大,资源丰富,更新速度快,招聘职位多等,很符合年轻人希望以最快捷、便利的方式获得最多最有效信息的求职要求。
本系统就是一个模拟网上求职招聘的系统,具备现实中人才中介机构的功能。
可以为个人用户提供需要的求职与招聘的信息,也可以为单位用户提供需要的人才信息,可以说是两者互动的一种重要渠道。
2023/8/26 7:53:27 16.1MB 论文 计算机论文 系统 asp网站
1
作为无线电技术的一场革命,认知无线电(CR)为频谱访问和网络协调带来了显着的灵活性。
在认知无线电自组织网络(CRAHN)中,分布式多跳体系结构,CR用户的移动性和动态频谱可用性使得为多跳通信构建相对稳定的网络主干至关重要。
在本文中,我们提出了一种基于集群的动态拓扑管理方案。
该方案的特点是在CRAHN的可变环境中将拓扑管理作为动态优化问题。
该方案由基于本地公共通道(CLCC)和集群维护阶段的集群算法组成。
CLCC优化了群集大小,同时为群集提供了强大的潜力。
随着网络的变化,利用该潜力来更新构建的集群。
集群的互连性方案保证了集群的实时连通性,这对端到端的性能大有裨益。
广泛的模拟证明了所提出的解决方案可以提供比现有解决方案更有效和稳定的结构。
2023/8/10 2:07:06 2.45MB Cognitive Radio Ad Hoc
1
《基于fpga的嵌入式图像处理系统设计》详细介绍了fpga(fieldprogrammablegatearray,现场可编程门阵列)这种新型可编程电子器件的特点,对fpga的各种编程语言的发展历程进行了回顾,并针对嵌入式图像处理系统的特点和应用背景,详细介绍了如何利用fpga的硬件并行性特点研制开发高性能嵌入式图像处理系统。
作者还结合自己的经验,介绍了研制开发基于fpga的嵌入式图像处理系统所需要的正确思路以及许多实用性技巧,并给出了许多图像处理算法在fpga上的具体实现方法以及多个基于fpga实现嵌入式图像处理系统的应用实例。
  《基于fpga的嵌入式图像处理系统设计》对fpga技术的初学者以及已经具有比较丰富的设计经验的读者来说都有很好的参考价值,也将为从事基于fpga的嵌入式系统开发和应用的软硬件工程师和科研人员提供一本比较系统、全面的学习材料。
目录1图像处理1.1基本定义1.2图像形成1.3图像处理操作1.4应用实例1.5实时图像处理1.6嵌入式图像处理1.7串行处理1.8并行性1.9硬件图像处理系统2现场可编程门阵列2.1可编程逻辑器件2.1.1fpga与asic2.2fpga和图像处理2.3fpga的内部2.3.1逻辑器件2.3.2互连2.3.3输入和输出2.3.4时钟2.3.5配置2.3.6功耗2.4fpga产品系列及其特点2.4.1xilinx2.4.2altera2.4.3lattice半导体公司2.4.4achronix2.4.5siliconblue2.4.6tabula2.4.7actel2.4.8atmel2.4.9quicklogic2.4.10mathstar2.4.11cypress2.5选择fpga或开发板3编程语言3.1硬件描述语言3.2基于软件的语言3.2.1结构化方法3.2.2扩展语言3.2.3本地编译技术3.3visual语言3.3.1行为式描述3.3.2数据流3.3.3混合型3.4小结4设计流程4.1问题描述4.2算法开发4.2.1算法开发过程4.2.2算法结构4.2.3fpga开发问题4.3结构选择4.3.1系统级结构4.3.2计算结构4.3.3硬件和软件的划分4.4系统实现4.4.1映射到fpga资源4.4.2算法映射问题4.4.3设计流程4.5为调整和调试进行设计4.5.1算法调整4.5.2系统调试5映射技术5.1时序约束5.1.1低级流水线5.1.2处理同步5.1.3多时钟域5.2存储器带宽约束5.2.1存储器架构5.2.2高速缓存5.2.3行缓冲5.2.4其他存储器结构5.3资源约束5.3.1资源复用5.3.2资源控制器5.3.3重配置性5.4计算技术5.4.1数字系统5.4.2查找表5.4.3cordic5.4.4近似5.4.5其他方法5.5小结6点操作6.1单幅图像上的点操作6.1.1对比度和亮度调节6.1.2全局阈值化和等高线阈值化6.1.3查找表实现6.2多幅图像上的点操作6.2.1图像均值6.2.2图像相减6.2.3图像比对6.2.4亮度缩放6.2.5图像掩模6.3彩色图像处理6.3.1伪彩色6.3.2色彩空间转换6.3.3颜色阈值化6.3.4颜色校正6.3.5颜色增强6.4小结7直方图操作7.1灰度级直方图7.1.1数据汇集7.1.2直方图均衡化7.1.3自动曝光7.1.4阈值选择7.1.5直方图相似性7.2多维直方图7.2.1三角阵列7.2.2多维统计信息7.2.3颜色分割7.2.4颜色索引7.2.5纹理分析8局部滤波器8.1缓存8.2线性滤波器8.2.1噪声平滑8.2.2边缘检测8.2.3边缘增强8.2.4线性滤波器技术8.3非线性滤波器8.3.1边缘方向8.3.2非极大值抑制8.3.3零交点检测8.4排序滤波器8.4.1排序滤波器的排序网络8.4.2自适应直方图均衡化8.5颜色滤波器8.6形态学滤波器8.6.1二值图像的形态学滤波8.6.2灰度图像形态学8.6.3颜色形态学滤波8.7自适应阈值分割8.7.1误差扩散8.8小结9几何变换9.1前向映射9.1.1可分离映射9.2逆向映射9.3插值
2023/8/9 21:49:08 53.81MB FPGA 嵌入式 图像处理
1
三维集成和片上网络(NoC)的融合为片上互连的可伸缩性问题提供了有效的解决方案。
在3D集成中,硅穿Kong(TSV)被认为是最有前途的键合技术。
但是,TSV也是宝贵的链路资源,因为它们会占用大量芯片面积,并有可能在物理设计阶段导致路由拥塞。
此外,TSV遭受严重的良率损失,从而降低了有效的TSV密度。
因此,有必要在具有成本效益的设计中实现TSV经济的3DNoC架构。
对于对称的3DMeshNoC,我们观察到TSV的带宽利用率低,并且它们很少成为平面链路中网络的争用点。
基于此观察,我们提出了TSV共享(TS)方案,以使相邻路由器能够以时分复用的方式共享垂直信道,从而将TSV保存在3DNoC中。
我们还研究了不同的TS实现方案,并展示了TS如何通过设计空间探索提高多核处理器中的TSV有效性。
在实验中,我们全面评估了TS对系统所有层的影响。
结果表明,所提方法显着提高了TSV的有效性,而性能开销却可以忽略不计。
2023/8/4 13:38:37 3.39MB NoC; 3D Integration; TSV
1
中文名:CiscoIPv6网络实现技术原名:CiscoSelf-Study:ImplementingCiscoIPv6Networks作者:RegisDesmeules译者:王玲芳张宇李颖华孙向辉资源格式:PDF版本:扫描版出版社:人民邮电出版社书号:7115118108发行时间:2004年地区:大陆语言:简体中文,英文简介:前言IPv6在1992年由IETF推出。
与IPv4地址空间匮乏相比,IPv6在今天看来将成为基本的、容易安装的解决方案。
由于其设计基于IPv4协议过去20年的经验,IPv6的效率较IPv4有显著的提高。
对于IPv6,我们不得不改变思维方式,因为IPv6协议不仅仅是为网络(如当前的IPv4因特网)上的计算机而设计的。
IPv6应用于所有的通信设备,如蜂窝设备、无线设备、电话、个人数字助理、电视、广播设备等,而不只限于计算机。
IPv6的一个主要目标是通过简化任何基于IP网络的实施、运营和管理,使路由器成为网络的关键组件。
而且,对于将有数十亿个节点设备的全球网络,如3G基础设施,IPv6比IPv4更先进,更具规模扩展性。
IPv6的一些优势包括:巨大的地址空间、简单的数据包头、自动配置、网络重编号、网络聚合、多穴、过渡以及与现有的IPv4基础设施并存。
从长远角度来看,因特网专家和高层分析人员一致认为因特网必须升级到IPv6。
事实上,IPv6的最终目标是完全替代IPv4。
因此,IPv6的长远市场是巨大的,意味着世界各地的数十亿台节点设备和网络。
Cisco系统公司是全球领先的网络互连硬件和软件供应商。
Cisco从1995年(即IPv6的早期设计阶段)开始就参与了IETFIPv6的标准化过程。
因为Cisco技术承载着全部因特网流量的80%,显然,Cisco是IPv6在全球实施的一个关键角色。
注:因为在本书中,要列出一份最新的CiscoIOS软件技术为不同平台已经或将要支持的IPv6功能列表是困难的,建议您访问www.cisco.com获得最新的可用功能列表。
可以在“从这儿开始:CiscoIOS软件版本IPv6功能”手册中找到最新列表,也可以在CCO功能导航中找到最新列表。
本书目标全面理解IPv6技术机制、CiscoIOS软件技术的IPv6新功能、Cisco路由器与IPv6实现的互操作性对实施可扩展的、可靠的IPv6网络是最基本的。
因此,本书重点介绍CiscoIPv6的实现,以及在Cisco路由器上设计、配置、部署和调试IPv6的深入的技术参考。
通过书中所有的IPv6功能操作实例,您将获得Cisco技术IPv6的专门知识。
本书读者本书面向企业和提供商市场的专业人员,如规划人员、网络设计者、系统工程师、网络经理、管理员以及任何技术人员。
那些计划使用Cisco技术实施IPv6网络、提供IPv6连接并在网络骨干中应用IPv6的专业人员有必要阅读本书。
因为本书提供了许多应用IPv6和CiscoIOS软件技术的例子、图解、IOS命令和建议,您将发现本书是值得一读的。
本书包含描述、设计、配置、维护和运营基于Cisco路由器的IPv6网络骨干的所有知识。
为了全面理解本书的知识,您需要有一点儿IPv4的背景并能够操作Cisco路由器。
本书结构虽然您可以逐页地通读全书,但本书的设计灵活,您可以随意地跳读任何章节,方便地查找到您所需要的内容。
本书分为五部分。
第一部分介绍了IPv6的发展过程、理论基础和优势。
第二部分详细说明IPv6的基本特征和高级特征,然后解释使用CiscoIOS软件技术进行设计、应用、配置和路由IPv6网络。
第三部分讲述主要的整合和共存机制,并描述使用不同的策略、在当前的IPv4基础设施上整合IPv6。
这部分还包括了使用CiscoIOS软件技术与不同的支持IPv6主机实现进行网络互联的例子。
第四部分叙述6bone的设计,以及这个全球范围的IPv6骨干的运作机制。
这部分还提供了一些信息,帮助ISP了解在IPv6因特网上成为IPv6提供商的步骤和规则。
第五部分包括附录和术语表。
下面重点说明了涉及的主题和本书的组织结构:第一部分:IPv6综述和缘由第1章IPv6介绍本章概述了新的IPv6协议。
通过指出IPv4的问题,如IPv4地址空间枯竭、快速增长的全球因特网路由选择表以及应用网络地址转换(NAT)机制的许多隐含条件,从而更具体地探讨了IPv6的理论依据。
本章还介绍了IPv6的发展过程,并综述了IPv6的各种特征,如巨大的地址空间、地址层次结构、网络聚合、自动配置、网络重编号、有效的包头、移动性、安全性以及从IPv4到IPv6的过渡。
第二部分:IPv6设计.第2章I
2023/7/26 21:24:42 18.57MB Cisco IPv6
1
完整版411页,绝非110多页的阉割版。
你值得拥有!目录回到顶部↑前言从系统集成到系统整合消息驱动和消息触发记号约定第1章概念与原理1.1简介1.2概念与对象1.3工作原理第2章安装2.1安装环境2.2安装介质2.3安装过程2.4缺省配置2.5安装补丁2.6其他平台2.7安装目录2.8安装文档第3章控制与管理3.1MQ控制命令3.2MQ对象管理.3.3基本队列操作3.4MQ配置信息3.5MQ管理方式3.6日志(Log)第4章通信与配置4.1消息路由4.2通道配置4.3通道的属性4.4通道的状态4.5互连配置举例第5章应用设计第6章消息处理第7章广播通信第8章客户端第9章群集第10章监控与性能第11章安全协议第12章用户出口第13章MQI编程第14章Java编程第15章JMS编程第16章ActiveX编程第17章AMI编程第18章FCF&AI编程附录1WebSphereMQ进程一览表附录2WebSphereMQ命令一览表附录3MQSC命令一览表参考书目
2023/7/13 6:22:53 3.29MB WebSphere,MQ
1
网络工程师思维导图-第六章:网络互连与互联网.pdf
2023/7/11 15:53:29 5MB 网络 网络工程师 软考 计算机网络
1
RapidIO是由Motorola和Mercury等公司率先倡导的一种高性能、低引脚数、基于数据包交换的互连体系结构,是为满足和未来高性能嵌入式系统需求而设计的一种开放式互连技术标准。
RapidIO主要应用于嵌入式系统内部互连,支持芯片到芯片、板到板间的通讯,可作为嵌入式设备的背板(Backplane)连接
2023/6/30 13:17:11 31.2MB 高清 RapidIO
1
STM32L4x1高级ARM_32位MCU单片机技术手册中文资料628页完整版1文件约定2系统和内存概述3嵌入式内存(FLASH)4防火墙(FW)5功率控制(PWR)6复位和时钟控制(RCC)7通用I/O(GPIO)8系统配置控制器(SYSCFG)9外设互连矩阵10直接存储器访问控制器(DMA)11嵌套矢量中断控制器(NVIC)12扩展中断和事件控制器(EXTI)13循环冗余校验计算单元(CRC)14灵活的静态存储控制器(FSMC)15四通道SPI接口(QUADSPI)16模数转换器(ADC)17数模转换器(DAC)18电压参考缓冲器(VREFBUF)19比较器(COMP)20运算放大器(OPAMP)21Σ-Δ调制器的数字滤波器(DFSDM22触摸感应控制器(TSC)23随机数生成器(RNG)24高级控制定时器(TIM1/TIM8)25通用定时器(TIM2/TIM3/TIM4/TIM5)26通用定时器(TIM15/TIM16/TIM17)27基本定时器(TIM6/TIM7)28低功耗定时器(LPTIM)29红外线接口(IRTIM)30独立看门狗(IWDG)31系统窗口看门狗(WWDG)32实时时钟(RTC)33集成电路(I2C)接口34通用同步异步接收发射机(USART)35低功率通用异步接收发射机(LPUART)36串行外设接口(SPI)37串行音频接口(SAI)38单线协议主接口(SWPMI)39SD/SDIO/MMC卡主机接口(SDMMC)40控制器局域网(bxCAN)41调试支持(DBG)42设备电子签名43修订记录
2023/6/12 7:56:14 10.37MB STM32L4x1
1
本书是一本经典的计算机组成教材,自1978年问世以来,已被多所世界知名大学选为教材。
本书知识结构合理,知识点全面完整,基本概念广泛而新颖。
书中不仅介绍了硬件设计的原理,说明了硬件设计如何受软件需求影响,而且以流行的商用处理器作为范例,描述了各种基本知识和基本概念的应用方法和应用过程,具有很强的实用性。
此外,本书还涵盖了当今许多先进的技术和设计思想。
本书特色系统地介绍了现代计算机硬件系统的各个组成部分,包括处理器、输入/输出、存储器和互连标准等。
以NiosII、ARM、ColdFire和IntelIA-32等商用处理器为例来阐释基本概念,侧重于讨论RISC设计风格的处理器(如MIPS),同时也介绍了CISC设计风格的处理器(如应用比较广泛的商用处理器IntelIA-32)。
2023/5/29 18:38:13 5.66MB 计算机组成 嵌入式 汇编 硬件
1
共 67 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡