《ARMCortex-M4嵌入式实战开发精解——基于STM32F4》由廖义奎编著,本书从理论与实践相结合的角度,通过丰富的实例深入浅出地讲解STM32F4系列DSC的特点与应用。
电子书500多页,齐全高清。
全书共24章,包括ARMcortex—M4内核及DSC介绍、系统架构、电路设计、程序设计入门、标准外设库应用、FPU单元及浮点数运算、DSP指令及DSP库、启动与复位、PWR电源管理、CCM核心耦合存储器、RCC及系统时钟配置、GPIO及应用、NVIC及中断管理、sysTick定时器、EXTI外部中断、USART通信、FSMC接口及LCD屏控制、触摸屏控制、RTC实时时钟及日历功能、定时器、ADC应用、DMA应用、以太网接口及应用、DCMI视频接口及应用。
本书共享所有实例源程序,读者可在北京航空航天大学出版社网站的“下载专区”免费下载。
2024/1/29 10:28:52 103.36MB CortexM4 嵌入式 开发精解 STM32F4
1
RTL8367RB是一款LQFP128封装,高性能5+2端口千兆以太网交换机。
集成低功耗Giga-PHY,每个端口都支持全双工10/100/1000M。
外围电路简单,只需要3.3V和1.0V电源供电,一个25MHz无源晶振即可。
对于特定应用,RTL8367RB支持两个额外的接口,可以将其配置为RGMII/MII接口。
2024/1/28 6:27:21 2.07MB RTL8367 千兆以太网交换机
1
型号:TS-BDA1ACTS-BDA2FDTS-BDA3AC输入DC0-75mV,0-1A,0-2A;
输出DC4-20mA,0-20mA,0-10mA,0-5V,0-10V;
工作电源:AC/DC24V-270V■特点◆用途:是一种将电网中的电流参数,经隔离变送成线性的直流模拟信号的装置。
◆测量:直流电流◆精度:常规0.5%;
(0.2%订货时注明)◆输出:0~20mAdc,4~20mAdc,0~10Vdc,0~5Vdc等模拟量信号
1
开关电源大学生电子设计竞赛的必备参考资料你值得拥有
2024/1/23 7:15:36 11KB 开关电源
1
AN50V1系列直流稳压电源用户手册
2024/1/13 0:34:52 8.45MB AN50V1
1
RK3288的DDR布局和走线参考,电源的布局和走线参考这个是一款广告机的标准板子。
2024/1/12 19:55:47 7.14MB rk3288
1
特权同学图书《AlteraFPGA伴你玩转USB3.0与LVDS》扫描版。
编辑推荐(1)《AlteraFPGA伴你玩转USB3.0与LVDS》基于AlteraCycloneⅣFPGAUSB3.0LVDS的硬件开发平台,提供有丰富的例程讲解:从基础的FPGA入门实例到基于FPGA的UART、DDR3、USB3.0、LVDS传输实例。
(2)《AlteraFPGA伴你玩转USB3.0与LVDS》提供一站式入门学习方案:板级设计、软件工具和相关驱动安装、丰富的例程讲解,让读者快速掌握FPGA各种片内资源的应用以及接口时序的设计。
内容简介本书主要使用Altera公司的CycloneⅣFPGA器件(引出自带的LVDS接口)和Cypress公司的USB3.0控制器芯片FX3,以及一些常见的DDR2存储器、UART电路、扩展接口等,由浅入深地引领读者从板级设计、软件工具、相关驱动安装、基础的FPGA实例以及基于FPGA的UART、DDR2、USB3.0、LVDS传输实例入手,掌握FPGA各种片内资源的应用以及接口时序的设计。
本书基于特定的FPGA开发平台,既有足够的理论知识作支撑,也有丰富的例程进行实践学习,并且穿插着笔者多年FPGA学习和开发过程中的各种经验和技巧。
对于希望基于FPGA实现LVDS和USB3.0开发的工程师,本书所提供的很多实例是很好的参考原型,有助于实现快速系统原型的开发。
目  录目录Contents第1章FPGA、USB与LVDS概述1.1FPGA发展概述1.2FPGA的优势1.3FPGA应用领域1.4FPGA开发流程1.5USB接口概述1.5.1USB发展史1.5.2USB3.0概述1.6LVDS接口概述第2章实验平台板级电路详解2.1板级电路整体架构2.2电源电路2.3FPGA时钟与复位电路2.3.1FPGA时钟晶振电路2.3.2FPGA复位电路2.4FPGA配置电路2.5FPGA供电电路2.6DDR2芯片电路2.7UART芯片电路2.8LVDS接口与液晶屏背光接口电路2.8.1差分走线2.8.2阻抗匹配2.8.3LVDS和单端信号间的串扰2.8.4电磁干扰2.8.5LVDS线缆选型2.8.6LVDS连接器定义2.9USB3.0控制器FX3电路2.10扩展接口电路2.11FPGA引脚定义第3章软件安装与配置3.1软件下载和许可证申请3.2QuartusⅡ与ModelSimAltera的安装3.3文本编辑器Notepad安装3.4QuartusⅡ中使用Notepad的关联设置3.5USBBlaster的驱动安装3.5.1WindowsXP系统的USBBlaster安装3.5.2在Windows7系统安装USBBlaster3.5.3在Windows8系统安装USBBlaster3.6串口芯片驱动安装3.6.1驱动安装3.6.2设备识别3.7USB3.0控制器FX3的SDK安装3.8USB3.0控制器FX3的驱动安装AlteraFPGA伴你玩转USB3.0与LVDS第4章第一个例程与FPGA下载配置概述4.1LED闪烁与PLL配置实例4.1.1功能概述4.1.2新建QuartusⅡ工程4.1.3IP核配置——PLL4.1.4引脚分配4.1.5闲置引脚设置4.1.6Verilog代码解析4.2AlteraFPGA配置方式概述4.2.1AS配置方式4.2.2PS配置方式4.2.3JTAG配置方式4.3基于JTAG的sof文件FPGA在线烧录4.4基于JTAG的jic文件SPIFlash固化第5章DDR2、UART以及NiosⅡ实例5.1DDR2控制器集成与读/写测试5.1.1功能概述5.1.2IP核配置——片内RAM5.1.3IP核配置——DDR2控制器5.1.4DDR2引脚电平设置5.1.5Verilog代码解析5.1.6板级调试5.2UART2USB的Loopback收发实例5.2.1功能概述5.2.2Verilog代码解析5.2.3板级调试5.3基于最小NiosⅡ系统的SystemID打印实例5.3.1Qsys系统概述5.3.2Qsys工具基本使用5.3.3Qsys组件添加与互连5.3.4Qsys系统生成5.3.5QuartusⅡ工程设计实现5.3.6软件开发工具EDS5.3.7SystemID外设
2024/1/12 1:42:05 87.6MB Altera FPGA 特权同学 USB3.0
1
在研究数字信号处理的基础上,做一个基于DSPTMS320VC5402和A/D转换芯片TLC320AD50的语音信号采集系统的设计。
给出了该系统的设计方案,具体硬件电路有系统电源设计、复位电路设计、时钟电路设计、存储器设计、A/D接口电路设计、JTAG接口设计、DSP与A/D芯片的连接等,以及软件流程图。
实验表明:所设计的基于DSPTMS320VC5402的硬件和软件系统是一个很好的语音信号采集系统,该系统结构清晰,电路简洁,易于实现。
2024/1/10 20:24:47 258KB 语音信号
1
常见电源接口PCB封装,包含了众多电源的接口PCB封装。
2024/1/6 11:01:51 964KB AD
1
仿真课程:1.高频LC谐振放大电路;
参数要求:(1).中心频率10.7MHz;
(2).谐振放大倍数>20dB;(3).BW=1MHz;(4).矩形系数<10;(5).噪声系数:<7dB;(6).输入,输出阻抗为50欧姆。
2.丙类功率放大电路;
参数要求:1.电源电压5V;2.输入信号300mv;3.频率6MHz的正弦信号;
4.50欧姆负载上输出4.6v峰峰值正弦电压信号。
仿真电路图:3.LC谐振放大电路;
参数要求:(1)振荡器输出为正弦波,波形无明显失真;(2)输出频率范围:15MHz~25MHz;(3)输出频率稳定度:优于10-3;(4)输出电压峰-峰值:Vp-p=1V±0.1V。
说明:1.其中题目一是在Multisim13中仿真的;
2.其中题目二是在Multisim14中仿真的;
3.其中题目三是在Multisim10中仿真的;
4.每个课题包含仿真,PPT,以及LATEX编译的报告,请忽略名字;
2024/1/4 6:11:35 14.28MB 高频
1
共 757 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡