第1章前台本网站的前台主要实现的网络在线考试及成绩查询等功能。
1.1注册想要进行在线考试必须先登录,如果您是新用户需要先进行注册,以获取登录密码,单击登录页面中的“注册”按钮,进入“学生注册信息”页面。
在此页面中填写完整的注册信息,单击“注册”按钮,完成注册操作。
注意:如果忘记密码可以通过密码问题及问题答案来找回密码。
1.2在线考试在线考试的操作步骤如下:(1)进入登录页面,在学生证号、密码及验证码处填写正确的登录信息,单击“登录”按钮,进入前台在线考试的主页面,学号:0000000000000001,密码:25175。
(2)阅读完考生规则后,单击“开始”按钮,进入选择考试套题页面。
(3)在此页面中选择考试课程及相应的套题名称,单击“同意”按钮,进入准备考试页面。
(4)单击“开始”按钮,进入考试页面。
(5)考试时间为20分钟,20分钟后如果不交卷,自统自动提交考卷。
单击“交卷”按钮,下面将显示您的考试成绩。
(6)单击“退出当前系统”按钮,完成本次在线考试。
1.3成绩查询登录成功后,在此页面的右上方单击“查询成绩”按钮,进入查询页面。
在此页面中考生不但可以查看自己的考试成绩,还可以查看其他考生的成绩。
在查询条件处选择相应的查询条件,并输入查询关键字,单击“查询”按钮,下方列表栏中显示查询结果。
第2章后台在登录页面中的“学生证号”处输入管理员用户名“25175”,在密码处输入“25175”,填写正确的验证码,并勾选“管理员登录”复选框,单击“登录”按钮,后台主要包括:管理员、管理注册学生、管理课程信息、管理套题信息、管理考生成绩、管理考试题目、添加试题。
其中管理员、管理注册学生、管理课程信息、管理套题信息、管理考生成绩、管理考试题目的操作方法相同,下面以管理员为例,讲解其操作方法。
在功能导航区中单击“管理员”按钮。
此页面主要实现添加、修改、删除、查询管理员信息等功能。
管理员页面的操作方法如下:(1)添加管理员。
单击“添加管理员”按钮,在管理员名称及管理员密码处填写管理员名称及密码,然后单击“添加”按钮,完成添加操作。
(2)修改。
单击“修改”按钮,在此页面中可对管理员的名称及密码进行修改,修改完成后,单击“修改”按钮,完成修改操作。
(3)删除。
单击“删除”按钮,即可删除该条管理员信息。
(4)查询。
在查询条件处选择相应的查询条件并输入相对应的关键字,单击“查询”按钮,下方显示查询结果,完成查询操作。
在功能导航区中单击“添加试题”按钮,进入如图2.6所示的页面,在此页面中选择要添加的试题的所属专业、课程主套题名称。
单击“选择”按钮,在此页面中填写完整的试题信息,单击“添加”按钮,完成添加操作。
2025/4/24 12:43:29 1.69MB 在线考试源码
1
有详细的arcgis自动分幅的步骤,并且可以根据范围坐标信息生成图幅号
2025/4/24 0:22:32 623KB arcgis 自动 图幅处理
1
此为PDF电子书.要源码的见我其他下载资源.总共4个分卷,此为第1个.下全了才能正常解压.国内电子设计界著名教授北航夏宇闻又一力作!本书是《Verilog数字系统设计教程》(第2版)的姊妹篇。
内容简介回到顶部↑VerilogSOPC高级实验教程是为学习Verilog语言之后,想在FPGA上设计并实现嵌入式数字系统的人们而专门编写的。
本实验教程是《Verilog数字系统设计教程》(第2版)的后续课程,是姊妹篇。
本书通过由浅入深的10个实验,详细地介绍了ModelSim6.0和QuartusⅡ8.1的操作步骤,扼要地介绍了QuartusⅡ8.1的主要设计资源和SOPCBuilder等工具的应用方法,并阐述了如何配合自己设计的Verilog模块和FPGA中的内嵌处理器NiosⅡ等现成IP资源,设计并实现高性能嵌入式硬件/软件系统。
本实验教程也可以作为集成电路设计专业系统芯片(SoC)前端逻辑设计和验证课程的实验教材。
为了使阐述的内容更加具体,本教程中的每个实验均选用AlteraFPGA(型号为CycloneⅡEP2C35F672C8)实现,并在革新科技公司专业级实验平台GXSOC/SOPC运行通过。
本书可作为电子信息、自动控制、计算机工程类大学本科高年级学生和研究生的教学用书,亦可供其他工程技术人员自学与参考。
目录回到顶部↑第1讲ModelSimSE6.0的操作 1.1创建设计文件的目录 1.2编写RTL代码 1.3编写测试代码 1.4开始RTL仿真前的准备工作 1.5编译前的准备、编译和加载 1.6波形观察器的设置 1.7仿真的运行控制 总结 思考题第2讲Quartus8.1入门 2.1QuartusⅡ的基本操作知识 2.2QuartusⅡ的在线帮助 2.3建立新的设计项目 2.4用线路原理图为输入设计电路 2.5编译器的使用 2.6对已设计的电路进行仿真 2.7对已布局布线的电路进行时序仿真 总结 思考题.第3讲用Altera器件实现电路 3.1用CycloneⅡFPGA实现电路 3.2芯片的选择 3.3项目的编译 3.4在FPGA中实现设计的电路 总结 思考题第4讲参数化模块库的使用 4.1在QuartusⅡ下建立引用参数化模块的目录和设计项目 4.2在QuartusⅡ下进入设计资源引用环境 4.3参数化加法-减法器的配置和确认 4.4参数化加法器的编译和时序分析 4.5复杂算术运算的硬件逻辑实现 总结 思考题第5讲锁相环模块和SignalTap的使用第6讲QuartusⅡSOPCBuilder的使用第7讲在NiosⅡ系统中融入IP第8讲LCD显示控制器IP的设计第9讲BitBLT控制器IP第10讲复杂SOPC系统的设计本书的结束语附录GXSOC/SOPC专业级创新开发实验平台
2025/4/23 21:32:17 11.44MB Verilog SOPC FPGA
1
was应用服务器项目部署,步骤详细含图片
2025/4/23 13:56:10 527KB was
1
用于解决普通小程序RSA加密不行,字符串超长的情况,切兼容正常的加密,注使用不用二次base64,与wx_rsa.js使用区别就是//encStr=encrypt_rsa.encrypt(JSON.stringify(dataValue));//encStr=RSA.hex2b64(encStr);而此,encrypt_rsa2.encryptLong(JSON.stringify(dataValue));就行,其他步骤是一样的
2025/4/23 0:13:11 405KB 小程序
1
[原创]自己实现的FPFH算法,效果与PCL中的完全一致。
输入量必须包括离散无拓扑的点云矩阵、点云法向量矩阵、关键点在离散点云中的位置向量、邻域参数这么四个,另外两个量可缺省,填入ISS算法(资源已放出)步骤中用到的r邻域拓扑变量时可以节省运算资源。
输出量为一个矩阵,其中每一行为一个33维度向量,对应一个关键点的FPFH描述符。
个人比较满意的作品,代码变量命名规范、逻辑清晰、可读性强。
2025/4/22 19:46:34 2KB FPFH 三维点云 三维特征提取 matlab
1
C#窗体设计经典案例(1-8讲)合集包括窗体透明,皮肤,窗体控件随窗体变化,窗体间通信的集中方法,窗体的编程步骤等。
2025/4/21 22:03:55 5.26MB 窗体设计 典型案例
1
基于vc的mfc手柄遥控上位机Joy_Send步骤,参见博客地址http://blog.csdn.net/xzyiverson
2025/4/21 8:22:27 199KB vc mfc 手柄遥控
1
关于用ADS设计威尔金森功分器步骤详解指导!!!!!!!
2025/4/20 13:12:29 375KB 功分器
1
Excel导入导出,并详细讲解上传是如何安装步骤将文件上传到服务器然后进行一个解读文件进行数据插入数据库,最后将文件删除:可根据项目情况自行调解
2025/4/20 8:44:50 23.49MB Excel 导入 导出
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡