本资源为CMI和HDB3的编译码在Quartus_28.0下的代码,FPGA芯片型号是(Cyclone-EP1C3T144C8)将资源下载后放到D盘根目录下解压即可,其中pn目录下为pn序列模块的产生(含VHDL正确的源代码,详细的注释,波形仿真文件与图还有生成的原理图模块);
bm目录下为CMI/HDB3的编码模块(含VHDL正确的源代码,详细的注释,波形仿真文件与图还有生成的原理图模块);
ym目录下为CMI/HDB3的译码模块(含VHDL正确的源代码,详细的注释,波形仿真文件与图还有生成的原理图模块);
cmiall目录下为CMI/HDB3的整个编译码整个系统(整个系统的原理图文件,已经连接好,下载到FPGA调试通过,观察到pn序列CMI/DB3译码前后示波器观察的波形正确无误),资源还含有实验结果示波器拍摄对比图,本资源相当有参考价值,希望对大家有帮助!
2023/11/8 19:35:57 6.39MB VHDL CMI HDB3 编译码
1
DE2-115配套书籍,台湾进口书籍PDF版本,以及配套代码以及官网2013更新的中文参考手册。
对新手比较友好,可以快速入门。
1.核心的FPGA芯片:CycloneIV4CE115F29,从名称可以看出,它包含有115千个LE。
Altera下载控制芯片-EPCS64以及USB-Blaster对Jtag和as模式的支持。
2.存储用的芯片有:2-MbyteSRAM,64-MbyteSDRAM,8-MbyteFlashmemory3.经典IO配置:拥有4个按钮,18个拨动开关,18个红色发光二极管,9个绿色发光二极管,8个七段数码管,16*2字符液晶显示屏,4.超强多媒体:24位CD音质音频芯片WM8731(Mic输入+LineIn+标准音频输出),视频解码芯片(支持NTSC/PAL制式),带有高速DAC视屏输出VGA模块。
5.更多标准接口:通用串行总线USB控制模块以及A、B型接口,SDCard接口,IrDA红外模块,2个10/100/1000M自适应以太网络适配器,RS-232标准串口,PS/2键盘接口6.其他:50M晶振,支持外部时钟,80针带保护电路的外接IO,1个hsmc连接器
2023/11/2 17:21:07 108.24MB FPGA DE2-115 实战宝典 中文参考手册
1
《深亚微米FPGA结构与CAD设计》译自加拿大VaughnBetz所著的《ArchitectureandCADforDeepsubmicronFPGAs》,《深亚微米FPGA结构与CAD设计》是FPGA硬件结构设计和软件算法开发的经典之作。
《深亚微米FPGA结构与CAD设计》详细论述了在高性能FPGA结构设计和CAD软件开发中的要点,着重探讨了对深亚微米FPGA至关重要的技术和学术问题。
《深亚微米FPGA结构与CAD设计》不讨论如何使用商用的FPGA器件,而是侧重于自主研究设计FPGA芯片结构和软件算法。
通过分析和比较不同的可编程硬件结构、优化算法,得出提高FPGA芯片结构效率和算法性能的基本方法。
2023/10/3 6:40:50 141.38MB fpga
1
FPGA(EP2C70)+MCU(CY7C68013A)_SRAM_USB_7816开发板protel硬件原理图+PCB文件,采用6层板设计,板子大小为155x75mm,双面布局布线,FPGA芯片选用cyclone2系统中的EP2C70F672,MCU芯片选用CY7C68013A-100PIN,FRAM芯片选用MR2A16A,IC卡接口芯片MAX1840,电源芯片UCC383-5,LT1764AEQ等。
Protel99se设计的DDB后缀项目工程文件,包括完整无措的原理图及PCB印制板图,可用Protel或AltiumDesigner(AD)软件打开或修改,已经制板并在实际项目中使用
1
Spartan3S3E250E-88E11111000M以太网FPGA开发板AD设计原理图+PCB文件,采用4层板设计,板子大小为100x88mm,双面布局布线,FPGA芯片为Spartan3S3E250E,千兆网PHY芯片为88E1111,SDRAM芯片HY57V561620BT-H,电源接口芯片为LM317+AMS117系列。
AltiumDesigner设计的工程文件,包括完整的原理图及PCB文件,可以用Altium(AD)软件打开或修改,可作为你产品设计的参考。
1
提出了一个采用217卷积码+QPSK的中频调制解调方案并在Xilinx公司的100万门FPGA芯片上实现了该系统
2023/8/7 0:09:25 5KB TCM
1
VERILOG设计FPGA接收串口UART发来的指令设定温度报警值,实时采集DS18B20温度传感器并显示输出,完整的QUARTUS工程文件,FPGA芯片为CYCLONE4E系列中的EP4CE15,可以做为你的设计参考。
1
EP1C6_RTL8208B_TFP410_DVI分配器protel硬件原理图+PCB文件,采用4层板设计,板子大小为178x117mm,双面布局布线,FPGA芯片选用cyclone系列中的EP1C6Q240,PHY芯片选用RTL8208B,网口变压器为H1102,DVI接口芯片TFP410。
电源芯片LM1085IT-ADJ。
Protel99se设计的DDB后缀项目工程文件,包括完整无措的原理图及PCB印制板图,可用Protel或AltiumDesigner(AD)软件打开或修改,已经制板并在实际项目中使用,可作为你产品设计的参考。
2023/5/15 18:34:24 260KB RTL8208B TFP410_DVI分配器 RTL8208B LM1085IT
1
《Xilinx系列FPGA芯片IP核详解》残缺版。
550页PDF格式。
刘东华。
FPGA的IP核详解书籍。

FIFO使用,
2023/5/6 2:41:52 139.18MB FPGA XILINX IP
1
使用altera的fpga芯片型号为cylone系列的1c12NANDFlash芯片为M25P64,具备擦除了、读写、配置配备枚举flash的成果的代码。
2023/4/17 10:41:18 3.56MB FPGA NAND FLASH
1
共 37 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡