"课题是基于FPGA多成果彩灯抑制器的方案,成果是用到三个模块,第一个按键按下时,数码管展现1,彩灯点亮第一种方式,第二个按键按下,数码管展现2,彩灯亮第二种,以此类推起码4种方式的估量"
2023/3/31 14:27:33 11.18MB verilog
1
基于FPGA的温控电扇
2023/3/24 4:49:49 4.49MB 基于FPGA DS18B20
1
基于FPGA的红外收发的部份法度圭表标准,实现为了红外通讯,使用的是verilog代码编写。
2023/3/23 0:39:36 356KB FPGA 红外通信 verilog
1
基于Fpga的误码检测仪计划的程序基于Fpga的误码检测仪计划的程序基于Fpga的误码检测仪计划的程序
2023/3/17 14:57:22 2.4MB FPGA
1
基于FPGA的步进机电正弦波细分驱动器设计
2023/3/14 11:44:34 495KB 电机细分
1
本设计是采用EDA技术设计的一种8B/10B编解码电路,实现了在高速的串行数据传输中的直流平衡。
利用verilogHDL逻辑设计语言,经过modelsim、quartusII的仿真和下载验证,实现其编码和解码的功能。
该编解码电路设计大体上可以由五个模块构成,分别是默认编码模块、差异度计算模块、编码校正模块、并串转换模块、显示模块。
采用VerilogHDL描述、modelsim10.2a进行功能仿真、QuartusII13.1进行FPGA逻辑综合和适配下载,最初在Alter公司的CycloneIVE的芯片EP4CE6F17C8上实现并完成测试。
资源包中附有quartusII的项目文件和代码,直接打开即可使用。
2023/3/13 4:33:55 3.88MB FPGA Verilog HDL 8b10b
1
快速傅立叶变换(FFT)作为时域和频域转换的基本运算,是数字谱分析的必要前提。
传统的FFT使用软件或DSP实现,高速处理时实时性较难满足。
FPGA是直接由硬件实现的,其内部结构规则简单,通常可以容纳很多相同的运算单元,因而FPGA在作指定运算时,速度会远远高于通用的DSP芯片。
FFT运算结构相对比较简单和固定,适于用FPGA进行硬件实现,并且能兼顾速度及灵活性。
本文介绍了一种通用的可以在FPGA上实现32点FFT变换的方法。
2023/3/4 19:51:44 8.08MB fpga 傅里叶变换(FFT)IP核
1
本设计师基于FPGA的数字密码锁的设计,包括VHDL言语,硬件电路及仿真
2023/3/4 18:02:44 525KB VHDL 数字锁
1
基于FPGA的FSK调制与接收零碎设计内容很详细欢迎下载
2023/2/22 1:34:27 181KB fpga fsk 调制 接收
1
基于FPGA的FIR滤波器的verilog代码,供参考,可以据此编写本人的FIR具体实现。
2023/2/16 3:29:06 5KB FPGA FIR verilog
1
共 355 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡