verilog实现OFDM基带开发工具:QuartusII15.0(64-bit)ModelsimSE-6410.2cFPGA型号:CycloneVSXSoC—5CSXFC6D6F31C6N硬件平台:SoCKit(CycloneV)+ARRADIO(AD9361)目录阐明matlab_sim:ofdm基带发送部分matlab仿真代码scripts:Modelsim功能仿真脚本文件sim:Modelsim功能仿真工作目录及输出结果source:ofdm基带发送部分Verilog代码及其功能仿真代码synthesis:QuartusII工程文件tb:ofdm基带发送部分功能仿真顶层文件Modelsim功能仿真ofdm基带发送部分切换modelsim路径至scripts目录下,执行dotx_msim.tcl
1