ComponentCount:300+ComponentName-----------------------------------------------1N40011N40071N41481N54043vbattery5S5-17SEG_036X27SEG_036X37SEG_036X47SEG_040X47SEG-M7SEG-S7SEG-s-0.367SEG1-A10MSOP24D1261LV2561604020402*20402*40402C0402C+0402D0402L06030603*40603*80603C0603C+0603c30603D0603L08050805C0805C+0805D0805L10051005C1005C+1005D1005L12061206C1206C+1206D1206L12101210C1210C+1210D1210L131118051805C1805C+1805D1805L18081808C1808D1808L18121812D1812L18251825C1825D1825L222022253216C+3518C+3527C+3528C+3528DD6302C+7227C+7243C+7257C+7343C+8850AN88AVR128AXIAL0.3AXIAL0.4AXIAL0.5AXIAL0.55AXIAL0.6AXIAL0.7AXIAL0.8AXIAL0.9AXIAL0.25AXIAL0.35AXIAL1.0B3R090LB8G090LBATTERYBELLBR90BUZZERcr1220D5822DB9DB9_1DB9/FDB9/MDB9RA/FDB9RA/MDFA5-12S5DFB10-12S5DIN96DIN96-RADIODE-0.4DIODE-0.7DIP4DIP4(CNY70)DIP6DIP8DIP8(转接板)DIP8-KEYDIP10DIP10-KEYDIP12DIP12-KEYDIP14DIP14-KEYDIP16DIP16-KEYDIP18DIP20DIP22DIP24DIP28DIP28-LDIP32DIP40DIP48DIP52DIP64DS-3ETB15-4ETB15-5HR911105AIC锁IDC2IDC3IDC4IDC5IDC5BIDC6IDC7IDC7BIDC8IDC8-1.27IDC9IDC10IDC10BIDC11IDC12IDC13IDC13-1.27IDC13BIDC14IDC14-1.27IDC15IDC15-1.27IDC16IDC16BIDC17IDC18IDC18-1.27IDC19IDC20IDC25IDC26IDC36jiantouLL298NLED0.1LED0.1DLED1206LM78L05LM78L05ALM78L05BLM78L05HLM78L05LLM2576LM7550LPMLP-11MLP-20MLP-28PLCC-32PLCC-32DPLCC-44Dpot3pot(长方形)pot(正方形)POWER2POWER2-SPOWER2SSPOWER3POWER3-SPOWER3SSPOWER4POWER4-SPOWER5POWER5-SPOWER6POWER6-SPOWER8POWER9POWER12POWER14POWER15POWER16POWER30POWER33PQFP44PS2R-AR4R.3/.5.5RAD0.1RAD0.2RAD0.2(方)RAD0.3RB.1.5/.2.5RB.1/.2RB.2.5/.4.5RB.2/.4RB.2/.4(L)RB.3/.6RB.4/.8RB.5/.10RELAY-1RELAY-2RELAY-3RELAY-4RELAY-5RJ-45RJ-45(直插)SDSD-PUSHSD/MMCSDCARDSDL7SDL12SIP2SIP2BSIP3SIP3BSIP4SIP4-BSIP4BSIP4FSIP5SIP5BSIP6SIP6BSIP7SIP7BSIP8SIP8BSIP9SIP10SIP11SIP12SIP12BSIP13SIP14SIP15SIP16SIP17SIP18SIP19SIP20SIP21SIP22SIP23SIP24SMBSO-8SO-8(封装尺寸)SO-14SO-16SO-16(封装尺寸)SO-D8soic16(ad)SOJ-14SOJ-16SOJ-18SOJ-20SOJ-22SOJ-24SOJ-26SOL-18SOP-14SOP-16SOP-20(1.27)SOP-28SOP8sop16(2003)SOP20(74ls245)SOT-23SOT-23BSOT-89NPNSOT-89PNPSOT-223SOT23-5SSOP28SSOP28(封装尺寸)SW(6*6)SW(12X12)SW-DPSTSW-SPDTTO-92NTO-92PTO-220TO-252TO-263TO-263(S)TO-263(T)TO3TQFP-44(STC)TQFP-48(STM32)TQFP32TQFP44TQFP48TQFP64TQFP64(STM32)TQFP64-1TQFP80TQFP100TQFP144TSSOP-16TVS-ATVS-A1TVS-CATVS-CA1USB
2025/2/8 20:37:48 13.48MB PCB库 原理图库 实用最全
1
利用密度泛函理论和非平衡格林函数技术,我们进行了之字形结构和传输特性的理论研究具有Stone-Wales(SW)缺陷的有机硅纳米带(SiNRs)。
计算的编队能量明显低于石墨烯和硅烯,这意味着SiNRs中此类缺陷的稳定性。
在理想偏置和SW偏置的SiNR中,都可以在一定的偏置电压范围内观察到负差分电阻(NDR)。
为了阐明机理,详细讨论了NDR行为,透射光谱和分子投射的自洽哈密顿量(MPSH)状态。
2025/1/18 5:21:01 1.1MB Silicene nanoribbons; SW defect;
1
单周期CPU,实现了lw,sw,add,sub,slt,jmp指令
2024/12/23 21:02:07 1.72MB 单周期 Verilog 计组 体系
1
altiumdesigner常用元件库,含有单片机8051.IntLib,AD转换.lib,CMOS系列.Lib,数码管光耦.SCHLIB,单片机及相关.SCHLIB,TTL74系列IC.SCHLIB,IC.SCHLIB,场效应管.LIB,可控硅.Lib,LM317-337封装.PcbLib,开关.PcbLib,数码管.PcbLib,液晶显示器.PcbLib,继电器.PcbLib,阻容.PcbLib,集成块.PcbLib,常用元件封裝庫(pcb).PCBLIB,变压器.PcbLib,4位共阳极数码管.SchLib,J继电器.SchLib,LCD显示.SchLib,OP光耦.SchLib,OpAmp比较器.SchLib,SW开关.SchLib,USB.SchLib,电机驱动.SchLib,4000CMOS.SchLib等常用元件库和封装库
2024/12/20 9:48:23 6.66MB AD 封装 元件库
1
电路模拟logisim进行mips单周期CPU开发,支持的指令集MIPS-Lite:addu,subu,ori,lw,sw,beq,lui,j,sb
2024/10/18 9:01:13 181KB logisim mips
1
oduleGPS ( //////////////////// ClockInput //////////////////// CLOCK_24, // 24MHz CLOCK_27, // 27MHz CLOCK_50, // 50MHz EXT_CLOCK, // ExternalClock //////////////////// PushButton //////////////////// KEY, // Pushbutton[3:0] //////////////////// DPDTSwitch //////////////////// SW, // ToggleSwitch[9:0] //////////////////// 7-SEGDispaly //////////////////// HEX0, // SevenSegmentDigit0 HEX1, // SevenSegmentDigit1 HEX2, // SevenSegmentDigit2 HEX3, // SevenSegmentDigit3 //////////////////////// LED //////////////////////// LEDG, // LEDGreen[7:0] LEDR, // LEDRed[9:0] //////////////////////// UART //////////////////////// UART_TXD, // UARTTransmitter UART_RXD, // UARTReceiver ///////////////////// SDRAMInterface //////////////// DRAM_DQ, // SDRAMDatabus16Bits DRAM_ADDR, // SDRAMAddressbus12Bits DRAM_LDQM, // SDRAMLow-byteDataMask DRAM_UDQM, // SDRAMHigh-byteDataMask DRAM_WE_N, // SDRAMWriteEnable DRAM_CAS_N, // SDRAMColumnAddressStrobe DRAM_RAS_N, // SDRAMRowAddressStrobe DRAM_CS_N, // SDRAMChipSelect DRAM_BA_0, // SDRAMBankAddress0 DRAM_BA_1, // SDRAMBankAddress0 DRAM_CLK, // SDRAMClock DRAM_CKE, // SDRAMClockEnable //////////////////// FlashInterface //////////////// FL_DQ, // FLASHDatabus8Bits FL_ADDR, // FLASHAddressbus22Bits FL_WE_N, // FLASHWriteEnable FL_RST_N, // FLASHReset FL_OE_N, // FLASHOutputEnable FL_CE_N, // FLASHChipEnable //////////////////// SRAMInterface //////////////// SRAM_DQ, // SRAMDatabus16Bits SRAM_ADDR, // SRAMAddressbus18Bits SRAM_UB_N, // SRAMHigh-byteDataMask SRAM_LB_N, // SRAMLow-byteDataMask SRAM_WE_N, // SRAMWriteEnable SRAM_CE_N, // SRAMChipEnable SRAM_OE_N, // SRAMOutputEnable //////////////////// SD_CardInterface //////////////// SD_DAT, // SDCardData SD_DAT3, // SDCardData3 SD_CMD, // SDCardCommandSignal SD_CLK, // SDCardClock //////////////////// USBJTAGlink //////////////////// TDI, //CPLD->FPGA(datain) TCK, //CPLD->FPGA(clk) TCS, //CPLD->FPGA(CS) TDO, //FPGA->CPLD(dataout) //////////////////// I2C //////////////////////////// I2C_SDAT, // I2CData I2C_SCLK, // I2CClock //////////////////// PS2 //////////////////////////// PS2_DAT, // PS2Data PS2_CLK, // PS2Clock //////////////////// VGA //////////////////////////// VGA_HS, // VGAH_SYNC
2024/10/16 5:07:29 906B GPS FPGA
1
倾情奉献,完全可以照抄。
实验一运算器实验实验二移位运算实验实验三存储器读写和总线控制实验附加实验总线控制实验实验五微程序设计实验一、实验目的:1. 掌握运算器的组成及工作原理;
2. 了解4位函数发生器74LS181的组合功能,熟悉运算器执行算术操作和逻辑操作的具体实现过程;
3. 验证带进位控制的74LS181的功能。
二、预习要求:1. 复习本次实验所用的各种数字集成电路的性能及工作原理;
2. 预习实验步骤,了解实验中要求的注意之处。
三、实验设备:EL-JY-II型计算机组成原理实验系统一套,排线若干。
.........八、行为结果及分析:实验数据记录如下表:DR1 DR2 S3S2S1S0 M=0(算术运算) M=1 Cn=1无进位 Cn=0有进位 (逻辑运算) 理论值 实验值 理论值 实验值 理论值 实验值04H 06H 0000 F=(04) F=(04) F=(05) F=(05) F=(05) F=(05)04H 06H 0001 F=(0A) F=(0A) F=(0B) F=(0B) F=(FC) F=(FC)04H 06H 0010 F=(FD) F=(FD) F=(FE) F=(FE) F=(00) F=(00)04H 06H 0011 F=(FF) F=(FF) F=(00) F=(00) F=(FD) F=(FD)04H 06H 0100 F=(04) F=(04) F=(05) F=(05) F=(F9) F=(F9)04H 06H 0101 F=(0A) F=(0A) F=(0B) F=(0B) F=(F9) F=(F9)04H 06H 0110 F=(FD) F=(FD) F=(FE) F=(FE) F=(FD) F=(FD)04H 06H 0111 F=(FF) F=(FF) F=(00) F=(00) F=(00) F=(00)经过比较可知实验值与理论值完全一致。
此次实验的线路图的连接不是很难,关键是要搞清楚运算器的原理,不能只是盲目的去连线。
在线路连接完成后,就按照要求置数,然后查看结果,与理论值比较。
如果没有错误就说明前面的实验中没有出现问题;
否则,就要重新对照原理图检查实验,找出错误,重新验证读数。
九、设计心得、体会:这次课程设计我获益良多,平时我们能见到的都是计算机的外部结构,在计算机组成原理的学习中,逐步对计算机的内部结构有了一些了解,但始终都停留在理论阶段。
而在本次实验,让我们自己设计8位运算器并验证验证运算器功能发生器(74LS181)的组合功能,让我对运算器的内部结构有了更深的了解,并且对计算机组成原理也有了更深层次的理解,同时这次课程设计还锻炼了我的实验动手能力,也培养了我的认真负责的科学态度。
这次课程设计要求连线仔细认真,不能有半点错误,在刚做这个实验的时候,我就由于粗心没有正确的设置手动开关SW-B和ALU-B,导致存入的数据不正确。
 我在连线过程中也自己总结出了避免出错的方法,就是在接线图上将已经连接好的部分作上记号,连接完后再检查一遍各个分区的条数是否和实验接线图上的一样,如果一样就可以进行下面的实验步骤,就算出错了,改起来也容易多了。
2024/10/14 9:05:06 1.22MB 计算机实验
1
复杂网络中基本网络模型的matlab实现,包括随机图模型、SW模型、NW模型、BA模型以及度分布、集聚系数、最短路径的计算。
2024/10/13 8:13:51 10KB 复杂网络 模型 matlab
1
二极管:1N5404,1n5822,WYAK,1N,DIODE*.("*"为通配符);三极管:npn(PNP也用这个封装);电阻:AXIAL*;键盘,鼠标ps2:ps2;串口系列:DB9*,DB25*;74系列用dip封装:dip*;led:led*;晶振:JZ*;USB:usb*;开关:SW*;单列直插式:sip*;非极性电容:RAD*;极性电容:dr*;LM的稳压器件:7805,LM78*;排线:IDE*;滑动变电阻器(电位器):HZ;发光二极管:FG*;电源:DY*整流:ZL*;电感:DG;can接头:CAN*;蜂鸣器:FM;电池:DC*;
1
现在我们回到LDA的原理上,我们在第一节说讲到了LDA希望投影后希望同一种类别数据的投影点尽可能的接近,而不同类别的数据的类别中心之间的距离尽可能的大,但是这只是一个感官的度量。
现在我们首先从比较简单的二类LDA入手,严谨的分析LDA的原理。
    假设我们的数据集D={(x1,y1),(x2,y2),...,((xm,ym))}D={(x1,y1),(x2,y2),...,((xm,ym))},其中任意样本xixi为n维向量,yi∈{0,1}yi∈{0,1}。
我们定义Nj(j=0,1)Nj(j=0,1)为第j类样本的个数,Xj(j=0,1)Xj(j=0,1)为第j类样本的集合,而μj(j=0,1)μj(j=0,1)为第j类样本的均值向量,定义Σj(j=0,1)Σj(j=0,1)为第j类样本的协方差矩阵(严格说是缺少分母部分的协方差矩阵)。
    μjμj的表达式为:μj=1Nj∑x∈Xjx(j=0,1)μj=1Nj∑x∈Xjx(j=0,1)    ΣjΣj的表达式为:Σj=∑x∈Xj(x−μj)(x−μj)T(j=0,1)Σj=∑x∈Xj(x−μj)(x−μj)T(j=0,1)    由于是两类数据,因此我们只需要将数据投影到一条直线上即可。
假设我们的投影直线是向量ww,则对任意一个样本本xixi,它在直线ww的投影为wTxiwTxi,对于我们的两个类别的中心点μ0,μ1μ0,μ1,在在直线ww的投影为wTμ0wTμ0和wTμ1wTμ1。
由于LDA需要让不同类别的数据的类别中心之间的距离尽可能的大,也就是我们要最大化||wTμ0−wTμ1||22||wTμ0−wTμ1||22,同时我们希望同一种类别数据的投影点尽可能的接近,也就是要同类样本投影点的协方差wTΣ0wwTΣ0w和wTΣ1wwTΣ1w尽可能的小,即最小化wTΣ0w+wTΣ1wwTΣ0w+wTΣ1w。
综上所述,我们的优化目标为:argmaxwJ(w)=||wTμ0−wTμ1||22wTΣ0w+wTΣ1w=wT(μ0−μ1)(μ0−μ1)TwwT(Σ0+Σ1)wargmax⏟wJ(w)=||wTμ0−wTμ1||22wTΣ0w+wTΣ1w=wT(μ0−μ1)(μ0−μ1)TwwT(Σ0+Σ1)w    我们一般定义类内散度矩阵SwSw为:Sw=Σ0+Σ1=∑x∈X0(x−μ0)(x−μ0)T+∑x∈X1(x−μ1)(x−μ1)TSw=Σ0+Σ1=∑x∈X0(x−μ0)(x−μ0)T+∑x∈X1(x−μ1)(x−μ1)T    同时定义类间散度矩阵SbSb为:Sb=(μ0−μ1)(μ0−μ1)TSb=(μ0−μ1)(μ0−μ1)T    这样我们的优化目标重写为:argmaxwJ(w)=wTSbwwTSwwargmax⏟wJ(w)=wTSbwwTSww    仔细一看上式,这不就是我们的广义瑞利商嘛!这就简单了,利用我们第二节讲到的广义瑞利商的性质,我们知道我们的J(w)J(w)最大值为矩阵S−12wSbS−12wSw−12SbSw−12的最大特征值,而对应的ww为S−12wSbS−12wSw−12SbSw−12的最大特征值对应的特征向量!而S−1wSbSw−1Sb的特征值和S−12wSbS−12wSw−12SbSw−12的特征值相同,S−1wSbSw−1Sb的特征向量w′w′和S−12wSbS−12wSw−12SbSw−12的特征向量ww满足w′=S−12www′=Sw−12w的关系!    注意到对于二类的时候,SbwSbw的方向恒为μ0−μ1μ0−μ1,不妨令Sbw=λ(μ0−μ1)Sbw=λ(μ0−μ1),将其带入:(S−1wSb)w=λw(Sw−1Sb)w=λw,可以得到w=S−1w(μ0−μ1)w=Sw−1(μ0−μ1),也就是说我们只要求出原始二类样本的均值和方差就可以确定最佳的投影方向ww了。
2024/7/30 21:57:26 3KB MATLAB 人脸识别 LDA knn
1
共 53 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡