特权同学图书《AlteraFPGA伴你玩转USB3.0与LVDS》扫描版。
编辑推荐(1)《AlteraFPGA伴你玩转USB3.0与LVDS》基于AlteraCycloneⅣFPGAUSB3.0LVDS的硬件开发平台,提供有丰富的例程讲解:从基础的FPGA入门实例到基于FPGA的UART、DDR3、USB3.0、LVDS传输实例。
(2)《AlteraFPGA伴你玩转USB3.0与LVDS》提供一站式入门学习方案:板级设计、软件工具和相关驱动安装、丰富的例程讲解,让读者快速掌握FPGA各种片内资源的应用以及接口时序的设计。
内容简介本书主要使用Altera公司的CycloneⅣFPGA器件(引出自带的LVDS接口)和Cypress公司的USB3.0控制器芯片FX3,以及一些常见的DDR2存储器、UART电路、扩展接口等,由浅入深地引领读者从板级设计、软件工具、相关驱动安装、基础的FPGA实例以及基于FPGA的UART、DDR2、USB3.0、LVDS传输实例入手,掌握FPGA各种片内资源的应用以及接口时序的设计。
本书基于特定的FPGA开发平台,既有足够的理论知识作支撑,也有丰富的例程进行实践学习,并且穿插着笔者多年FPGA学习和开发过程中的各种经验和技巧。
对于希望基于FPGA实现LVDS和USB3.0开发的工程师,本书所提供的很多实例是很好的参考原型,有助于实现快速系统原型的开发。
目  录目录Contents第1章FPGA、USB与LVDS概述1.1FPGA发展概述1.2FPGA的优势1.3FPGA应用领域1.4FPGA开发流程1.5USB接口概述1.5.1USB发展史1.5.2USB3.0概述1.6LVDS接口概述第2章实验平台板级电路详解2.1板级电路整体架构2.2电源电路2.3FPGA时钟与复位电路2.3.1FPGA时钟晶振电路2.3.2FPGA复位电路2.4FPGA配置电路2.5FPGA供电电路2.6DDR2芯片电路2.7UART芯片电路2.8LVDS接口与液晶屏背光接口电路2.8.1差分走线2.8.2阻抗匹配2.8.3LVDS和单端信号间的串扰2.8.4电磁干扰2.8.5LVDS线缆选型2.8.6LVDS连接器定义2.9USB3.0控制器FX3电路2.10扩展接口电路2.11FPGA引脚定义第3章软件安装与配置3.1软件下载和许可证申请3.2QuartusⅡ与ModelSimAltera的安装3.3文本编辑器Notepad安装3.4QuartusⅡ中使用Notepad的关联设置3.5USBBlaster的驱动安装3.5.1WindowsXP系统的USBBlaster安装3.5.2在Windows7系统安装USBBlaster3.5.3在Windows8系统安装USBBlaster3.6串口芯片驱动安装3.6.1驱动安装3.6.2设备识别3.7USB3.0控制器FX3的SDK安装3.8USB3.0控制器FX3的驱动安装AlteraFPGA伴你玩转USB3.0与LVDS第4章第一个例程与FPGA下载配置概述4.1LED闪烁与PLL配置实例4.1.1功能概述4.1.2新建QuartusⅡ工程4.1.3IP核配置——PLL4.1.4引脚分配4.1.5闲置引脚设置4.1.6Verilog代码解析4.2AlteraFPGA配置方式概述4.2.1AS配置方式4.2.2PS配置方式4.2.3JTAG配置方式4.3基于JTAG的sof文件FPGA在线烧录4.4基于JTAG的jic文件SPIFlash固化第5章DDR2、UART以及NiosⅡ实例5.1DDR2控制器集成与读/写测试5.1.1功能概述5.1.2IP核配置——片内RAM5.1.3IP核配置——DDR2控制器5.1.4DDR2引脚电平设置5.1.5Verilog代码解析5.1.6板级调试5.2UART2USB的Loopback收发实例5.2.1功能概述5.2.2Verilog代码解析5.2.3板级调试5.3基于最小NiosⅡ系统的SystemID打印实例5.3.1Qsys系统概述5.3.2Qsys工具基本使用5.3.3Qsys组件添加与互连5.3.4Qsys系统生成5.3.5QuartusⅡ工程设计实现5.3.6软件开发工具EDS5.3.7SystemID外设
2024/1/12 1:42:05 87.6MB Altera FPGA 特权同学 USB3.0
1
在研究数字信号处理的基础上,做一个基于DSPTMS320VC5402和A/D转换芯片TLC320AD50的语音信号采集系统的设计。
给出了该系统的设计方案,具体硬件电路有系统电源设计、复位电路设计、时钟电路设计、存储器设计、A/D接口电路设计、JTAG接口设计、DSP与A/D芯片的连接等,以及软件流程图。
实验表明:所设计的基于DSPTMS320VC5402的硬件和软件系统是一个很好的语音信号采集系统,该系统结构清晰,电路简洁,易于实现。
2024/1/10 20:24:47 258KB 语音信号
1
三星samsungS3C2410原理图SCH格式的,包含CPU,Flash,Jtag,Power,SDRAM,USB,UART等。
2023/12/8 9:49:33 38KB S3C2410 原理图 SCH
1
1.JLink-v9_bootloader固件.bootloader.bin2.JLINK9可升级固件及固件更新工具.JlinkV9.3原理图.pdfjlink-v9.5原理图.pdfJ-LINK-V9-bootloader.dfujlink-v9激活.txt详细操作步骤说明.docxST_DfuSe_Demo_V3.0.6_Setup.zip3.升级方式:DFUISP(通过boot引脚设置从systemmemory启动)。
工具:ST官方工具,ST_DfuSe_Demo_V3.0.6。
硬件:JLinkV9.x硬件为stm32f205rc.操作步骤:1.参考JLinkV9.3或JLinkV9.5原理图(注意:原理图和你手上实物可能不是100%一致。
)。
通过boot引脚设置从systemmemory启动:设置stm32f205rc的引脚电平为boot0:1,boot1:0(如果原硬件JLink上无跳线帽,需要自己手动焊线设置电平),使上电后,进入systemmemory。
下图是我的JLinkV9.3,boot0引脚,PCB上直接连接到GND上了,用美工刀片挑起这个引脚,再焊线的。
Boot1引脚,在原理图中,连接在200欧姆的排阻上,我是从排阻上焊线的。
由于从网上下载了4份资料,需要反复测试,反复焊线设置启动方式,太麻烦了,后面加焊了排针,使用了杜邦线。
2.安装ST_DfuSe_Demo_V3.0.6,驱动不会自动安装,需要自己更新驱动。
把JLink通过USB线插到电脑上,在设备管理器中,会显示未知驱动设备,手动浏览到ST_DfuSe_Demo_V3.0.6的安装路径(如:C:\ProgramFiles(x86)\STMicroelectronics\Software\DfuSev3.0.6\Bin\Driver\Win7\x64),即可完成驱动安装。
3.运行DfuSeDemo,4.点击Choose,选择文件J-LINK-V9-bootloader.dfu,点击Upgrade,开始更新。
5.拔掉USB线,恢复启动引脚电平boot0:0,boot1:x(这个脚是JTAG的数据线引脚,取消接地即可)。
插上USB线,打开JLink.exe,提示升级,成功后,即为最新版本(我的JFlash版本为JLink_V634f,升级后版本为:firmware:J-LinkV9compiledAug23201809:45:44,Hardwareversion:V9.20.)。
2023/11/13 15:10:04 19.46MB JLink_V9.3 JLink_V9.5
1
JTAG时序函数源代码,里面包含所有JTAG协议的函数代码。
2023/11/7 16:40:06 6.57MB JTAG
1
DE2-115配套书籍,台湾进口书籍PDF版本,以及配套代码以及官网2013更新的中文参考手册。
对新手比较友好,可以快速入门。
1.核心的FPGA芯片:CycloneIV4CE115F29,从名称可以看出,它包含有115千个LE。
Altera下载控制芯片-EPCS64以及USB-Blaster对Jtag和as模式的支持。
2.存储用的芯片有:2-MbyteSRAM,64-MbyteSDRAM,8-MbyteFlashmemory3.经典IO配置:拥有4个按钮,18个拨动开关,18个红色发光二极管,9个绿色发光二极管,8个七段数码管,16*2字符液晶显示屏,4.超强多媒体:24位CD音质音频芯片WM8731(Mic输入+LineIn+标准音频输出),视频解码芯片(支持NTSC/PAL制式),带有高速DAC视屏输出VGA模块。
5.更多标准接口:通用串行总线USB控制模块以及A、B型接口,SDCard接口,IrDA红外模块,2个10/100/1000M自适应以太网络适配器,RS-232标准串口,PS/2键盘接口6.其他:50M晶振,支持外部时钟,80针带保护电路的外接IO,1个hsmc连接器
2023/11/2 17:21:07 108.24MB FPGA DE2-115 实战宝典 中文参考手册
1
普中STM32-PZ6806L开发板资料.这里我们来说说这个普中ARM仿真器的引脚,普中ARM仿真器有20个引脚。
可以分为JTAG和SWJ模式下载,首先我们先来看看他的引脚分布是怎么样的
2023/10/31 0:04:08 16.6MB STM32
1
IEEEStandardTestAccessPortandBoundary-ScanArchitecture
2023/10/26 21:49:53 1.27MB JTAG
1
H-JTAG驱动程序,用于开发版lpc2131
2023/10/10 23:53:23 2.57MB H-JTAG驱动程序
1
JTAG原理图+固件用于自制JTAG的仿真器资料!
2023/9/26 16:13:15 586KB JTAG原理图+固件
1
共 38 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡