书名:《工业控制计算机典型应用系统编程实践》(电子工业出版社.李江全.葛云.王丽.万畅)PDF格式扫描版,全书分为11章,共389页。
2012年1月出版。
内容简介本书从工程应用的角度出发,较全面和系统地介绍了工业控制计算机典型应用系统,内容包括:利用PC与PLC、PC与PCI数据采集卡、PC与USB数据采集模块、PC与CAN总线模块、PC与单片机、PC与无线数传模块、PC与GSM短信模块、PC与智能仪器及PC与远程I/O模块等组成的控制系统设计。
每个实例首先介绍了相关的硬件技术,然后给出具体的测控线路和完整的VisualBasic、Delphi和KingView程序。
为方便读者学习,本书提供超值配套光盘,内容包括所有实例的源程序、程序运行录屏、系统测试录像、软/硬件资源等。
目录第1章基于三菱PLC的控制系统11.1三菱PLC特殊功能模块与通信协议11.1.1FX2N系列PLC的特殊功能模块11.1.2三菱PLC编程口通信协议81.2PC与三菱FX2NPLC组成的控制系统161.2.1设计任务161.2.2线路连接161.2.3三菱PLC端测控程序设计171.2.4PC端VisualBasic测控程序设计211.2.5PC端Delphi测控程序设计241.2.6PC端KingView测控程序设计28第2章基于西门子PLC的控制系统372.1西门子PLC模拟量扩展模块与通信协议372.1.1西门子PLC模拟量输入模块372.1.2西门子PLCPPI通信协议412.2PC与西门子S7-200PLC组成的控制系统452.2.1设计任务452.2.2线路连接452.2.3西门子PLC端测控程序设计462.2.4PC端VisualBasic测控程序设计502.2.5PC端Delphi测控程序设计532.2.6PC端KingView测控程序设计58第3章基于PCI数据采集卡的控制系统643.1典型数据采集卡简介643.1.1数据采集系统概述643.1.2基于PC的DAQ系统组成673.1.3用PCI-1710HG数据采集卡组成的测控系统703.1.4PCI-1710HG数据采集卡的安装与测试723.2PC与PCI-1710HG数据采集卡组成的控制系统803.2.1设计任务803.2.2线路连接803.2.3VisualBasic测控程序设计813.2.4Delphi测控程序设计883.2.5KingView测控程序设计100第4章基于单片机的控制系统1084.1典型单片机开发板简介1084.1.1单片机控制系统的组成1084.1.2单片机开发板B的功能1114.1.3单片机开发板B的主要电路1124.2PC与单片机开发板B组成的控制系统1144.2.1设计任务1144.2.2线路连接1154.2.3单片机端C51测控程序设计1164.2.4单片机端汇编测控程序设计1234.2.5PC端VisualBasic测控程序设计1314.2.6PC端Delphi测控程序设计135第5章基于分布式I/O模块的控制系统1415.1典型分布式I/O模块简介1415.1.1集散控制系统的结构与特点1415.1.2ADAM4000远程数据采集控制系统1435.1.3ADAM4000系列模块简介1455.1.4ADAM4000系列模块的软件安装1525.2PC与ADAM4000系列模块组成的测控系统程序设计1555.2.1设计任务1555.2.2线路连接1565.2.3VisualBasic测控程序设计1565.2.4Delphi测控程序设计1595.2.5KingView测控程序设计163第6章基于CAN总线模块的控制系统1706.1典型CAN总线功能模块简介1706.1.1现场总线控制技术概述1706.1.2CAN总线控制技术概述1726.1.3CAN接口卡与iCAN系列功能模块简介1766.2PC与iCAN-4000系列模块组成的控制系统1796.2.1设计任务1796.2.2线路连接1796.2.3VisualBasic测控程序设计1806.2.4Delphi测控程序设计185第7章基于USB数据采集模块的控制系统1927.1USB总线在数据采集系统中的应用1927.1.1USB总线及其数
2025/6/16 3:44:16 28.68MB 串口通信
1
简介:
【vivado 蜂鸣器】项目是一个利用Vivado设计工具实现的电子音乐播放器,特别地,它被编程来播放特定的曲目。
Vivado是Xilinx公司提供的一个综合性的硬件描述语言(HDL)开发平台,主要用于FPGA(Field-Programmable Gate Array)和SoC(System on Chip)的设计与实现。
在这个项目中,开发者使用Vivado创建了一个能够发出音频信号的蜂鸣器模块,这个模块可以嵌入到其他游戏或应用中作为声音源。
我们需要了解FPGA的基本概念。
FPGA是一种可编程逻辑器件,它的内部包含大量的可配置逻辑块和输入/输出单元,允许用户根据需求自定义电路结构。
Vivado提供了完整的流程,包括设计输入、逻辑综合、布局布线以及硬件调试等,使得开发者可以方便地在FPGA上实现复杂的数字系统。
在本项目中,蜂鸣器模块可能基于PWM(Pulse Width Modulation)技术实现。
PWM通过调节脉冲宽度来模拟不同频率的声音,以此来生成音调。
开发者可能编写了Verilog或VHDL代码,定义了一个计数器和比较器,通过改变脉冲宽度来控制蜂鸣器的频率,进而播放出不同的音符。
项目中提到的"带有脑中的数字时钟"可能是指一个额外的模块,用于显示时间。
这个模块可能包括一个时钟发生器、计数器和七段数码管驱动逻辑,用于在硬件平台上实时显示当前时间。
"vivado"表明项目的核心是使用Vivado进行设计。
Vivado提供了一整套的工具链,包括IP Integrator用于集成预先封装好的IP核,比如PLL(Phase-Locked Loop)用于产生时钟,或者AXI总线接口用于与其他模块通信。
此外,还有仿真工具用于验证设计的功能正确性,如ISim或ModelSim。
【压缩包子文件的文件名称列表】中,我们可以看到以下几个关键文件夹:- `bell.xpr`:这是Vivado工程文件,包含了项目的配置信息和所有源文件的引用。
- `bell.cache`:缓存文件夹,存储了设计过程中产生的中间数据,如综合报告、布局布线结果等。
- `bell.srcs`:源代码文件夹,可能包含了.v或.vhd文件,即Verilog或VHDL源代码。
- `bell.hw`:硬件平台配置文件,定义了目标FPGA的管脚分配和设备配置。
- `bell.sim`:仿真相关文件,用于在软件中验证设计的正确性。
- `bell.ip_user_files`:用户自定义IP核的文件夹,可能包含了蜂鸣器和数字时钟的自定义IP。
- `bell.runs`:运行配置文件,记录了每个设计步骤的设置和结果。
这个项目展示了如何使用Vivado设计一个能在FPGA上运行的音频播放模块,以及如何将此模块与其他硬件组件(如数字时钟)集成在一起。
通过学习这个项目,开发者可以了解到FPGA开发的基本流程,以及如何利用Vivado进行数字系统设计和硬件编程。
2025/6/15 19:57:33 102KB
1
组态王高级培训教程(精华版).pdf第01章组态王的联网方式第02章组态王与软件第03章组态王视频采集与传输第04章通用控件的使用第05章数据库第06章PID功能第07章冗余功能第08章通讯与设备介绍第09章总线与电力介绍第10章与远程IO设备的连接第11章报警信息第12章配置方案第13章组态王在INTERNET应用第14章组态王与其他软件之间的互联
2025/6/12 22:11:34 3.88MB 组态王 kingview
1
SAEJ2284制定了乘用车辆的高速控制器局域网(HSC)。
由三个子文件组成,定义高速控制器局域网的各个参数:125Kbps,250Kbps和500Kbps。
2025/6/11 6:53:19 187KB SAE J2284
1
基于现场总线DeviceNet的智能设备开发指南.pdf
2025/6/8 20:46:21 21.9MB 现场总线 DeviceNet 智能开发
1
s3c2440裸机DS18B20程序通过单总线的方式进行通信获取温度数据
2025/6/5 11:15:38 105KB s3c244 DS18B2
1
基于QuartusII的FPGA/CPLD数字系统设计实例中图法分类号:TP332.1/684周润景,图雅,张丽敏编著电子工业出版社第1章AlteraQuartusII开发流程1.1 QuartusII软件综述1.2 设计输入1.3 约束输入1.4 综合1.5 布局布线1.6 仿真1.7 编程与配置第2章 AlteraQuartusII的使用2.1 原理图和图表模块编辑2.2 文本编辑2.3 混合编辑(自底向上)2.4 混合编辑(自顶向下)第3章 门电路设计范例3.1 与非门电路3.2 或非门电路3.3 异或门电路3.4 三态门电路3.5 单向总线缓冲器3.6 双向总线缓冲器第4章 组合逻辑电路设计范例4.1 编码器4.2 译码器4.3 数据选择器4.4 数据分配器4.5 数值比较器4.6 加法器4.7 减法器第5章 触发器设计范例第6章 时序逻辑电路设计范例第7章 存储器设计范例第8章 数字系统设计范例第9章 可参数化宏模块及IP核的使用第10章 DSPBuilder设计范例第11章 基于FPGA的射频热疗系统的设计第12章 基于FPGA的直流电动机伺服系统的设计附录A 可编程数字开发系统简介参考文献
2025/6/3 1:49:08 12.76MB Quartus FPGA 设计实例
1
Bosch的CAN2.0协议标准,对于CAN总线初入门的工程师可以仔细读读,我自己也是经常做参考,毕竟内容多没法全记住
2025/6/1 14:34:28 375KB CAN总线协议
1
详细讲解了各种现场总线技术包括CANJ1939PROFIBUSLONWORKSDeviceNetzigbee
2025/5/31 16:34:16 10.35MB CAN J1939 PROFIBUS DeviceNet
1
工业通信网络现场总线规范类型10:PROFINETIO规范,包含:第1部分:应用层服务定义;
第2部分:应用层协议规范;
第3部分:PROFINETIO通信行规。
2025/5/31 6:04:37 63.61MB PROFINET IO
1
共 511 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡