这是一个用verilog硬件描述语言写的FPGA上的别踩白块儿游戏,工程建立在altera的quartusii上,提供了一种比较好的编程思路,可以根据该程序的思想写出更多的游戏作品。
2024/6/21 15:27:11 10.77MB FPGA 别踩白块儿 游戏
1
友晶体科技为ALtera公司开发的DE10套件的用户手册。
2024/6/13 6:08:07 6MB Altera FPGA 开发
1
黑金FPGA原创教程ALTERAVerilogHDL篇适用平台型号:AX301/AX4010包含30个章节,例程详细,简单易懂
2024/5/8 18:27:51 17.1MB altera verilog ax301
1
DSP(TMS320F28335)+FPGA(EP1C3)开发板protel硬件原理图+PCB文件,,采用4层板设计,板子大小为238x80mm,双面布局布线,DSP选用TI的TMS320F28335作为核心控制部件,FPGA选用ALTERA公司的CYCLOEN系列中的EP1C3T144C8芯片,USB转串口芯片选用PL-2303HXD,OLED显示屏选用M00538。
Protel99se设计的DDB后缀项目工程文件,包括完整无措的原理图及PCB印制板图,可用Protel或AltiumDesigner(AD)软件打开或修改,已经制板并在实际项目中使用,可作为你产品设计的参考。
1
使用Altera的DE2开发板附件包含完整工程以及一份设计报告功能如下:在VGA显示器上显示14个钢琴白键以及10个钢琴黑键;
使用PS/2接口的键盘控制VGA显示器上钢琴键的按下;
使用开发板上的4Mflash存储器存储14个白键对应的wav格式的音频文件,并利用NiosII处理器核对键盘输入的数据进行处理,控制音乐的播放。
2024/3/2 16:33:17 7.05MB FPGA 钢琴设计
1
altera公司IP核使用手册,对于学习EDA技术的学生或工程师有用
2024/2/17 18:01:25 1MB altera IP核使用
1
Altiumdesigner官方的Altera元件库,包括CycloneIVE和CycloneIVGX。
2024/2/17 8:07:02 39.03MB Altium designer Altera Cyclone
1
Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程
1
Altera_Debug_ClientDE2_Computer_OrganizationDE2_SystemCDROMIntroductiontotheAlteraNiosIISoftProcessor.pdfIntroductiontotheAlteraSOPCBuilderUsingVerilogDesign.pdfIntroductiontotheAlteraSOPCBuilderUsingVHDLDesign.pdfNiosIIProcessorReferenceHandbook.pdfQuartusIIVersion6.0HandbookVolume5AlteraEmbeddedPeripherals.pdf
2024/1/27 7:37:58 29.87MB Altera FPGA DE2
1
Altera_maxv_5M570ZF256cpld开发板candenceorcad硬件原理图+PCB文件,CadenceAllegro设计文件,可作为你产品设计的参考。
2024/1/13 12:43:45 9.37MB CPLDmaxv 5M570ZF256 cpld开发板 CadenceAllegro
1
共 78 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡