设计的多功能电子钟在下载验证之后能实现整点报时、校时、设置闹钟等功能。
2024/2/21 0:10:56 560KB 多功能电子钟
1
基于AT89C51单片机的电子时钟,使用汇编语言编写,注释详细,使用定时器T0及数码管动态显示,在proteus软件里面完美仿真,欢迎51单片机初学者参考和借鉴。
2024/2/14 14:56:33 57KB 51 单片机 电子钟 proteus
1
基于java实现的电子钟小工具,用于课程设计,内含源码,主要联系java基础能力,画图,多线程,窗口等
2024/2/1 18:12:15 4KB 电子钟 课程设计 多线程 java
1
本设计的数字钟,要求显示格式为小时—分钟—秒钟,分别在8个七段LED数码管上以动态分时扫描的方式显示。
系统有两个时钟基准,CLK1为4HZ,分频后用来作为计时基准时钟。
CLK2为10KHZ,用来作为扫描基准时钟,分频后作为百分秒计时时钟。
2024/1/30 4:15:45 171KB vhdl 数字钟
1
安徽工程大学数字逻辑课程设计数字显示电子钟三,2020年原创。
设计和要求:设计一个能显示分、时并有闹钟的数字电子钟逻辑电路,要求如下:(1)由石英多谐振荡器和分频器产生1/60Hz标准分脉冲。
(2)计时电路为“分电路”和“时电路”,“闹铃电路”只设计“时电路”。
(3)“分电路”为00—59的六十进制计数、译码、显示电路。
(4)“时电路”为00—23的二十四进制计数、译码、显示电路。
(5)计时时间和闹铃时间均可校正,校正时钟为单次脉冲。
设定的闹钟时间到达时,电路有持续30秒的有间断的声响提示,声响频率约为1000Hz。
内含课程设计报告及仿真文件
1
单片机课程设计数字时钟,含源程序,电路图,电子钟具有“时”、“分”显示的电子钟(23小时59分),通过小时个位的小数点闪烁进行秒计数显示,具有分钟和小时的校时功能。
可进行功能扩展(比如增加整点报时功能:60分钟开始LED灯闪烁1分钟或蜂鸣器响10秒钟)。
2023/10/17 23:37:31 102KB 单片机 数字时钟
1
课设——基于VHDL的多功能电子钟(附报告及完整代码)
2023/10/10 23:05:16 8.96MB VHDL 电子钟 多功能
1
用四片74161构成两个六十进制计数器,再用两片构成二十四进制计数器,就可以组合成一个电子钟。
本资源是PPT,附有详细说明。
2023/8/22 20:36:02 137KB 数最实验 数字电子钟
1
使用了Verilog和Sopc两项功能,故在硬件部分使用Verilog编写出数码管的驱动程序,使用NiOSII编写实现过程。
 1)使用Qsys生成的定时器timer_1ms实现计时功能;
  2)使用8个数码管显示时间;
  3)使用3个按钮实现调时间和闹钟时间的功能。
按键1:更换模式(模式0:正常显示时间;
模式1:调当前时间的小时;
模式2;
调当前时间的分钟;
模式3:当前时间的秒;
模式4:调闹钟时间的小时;
模式5:调闹钟时间的分钟);
按键2:在非模式0下给需要调节的时间数加一,但不溢出;
按键3:在非模式0下给需要调节的时间数减一,但不小于零;
实现时间和闹钟时间的调时功能;
  4)加入闪烁标志,给正在调整的位闪烁,判断是哪一位在调整;
  5)按键按下时,对应一个led灯点亮;
  6)使用蜂鸣器实现闹钟功能,闹钟响时实现流水灯指示功能。
2023/8/10 12:57:23 22.66MB FPGA
1
武汉科技大学数字逻辑实验,DSN文件设计图,包含:74148,74138,12进制电路,24进制电路,电子钟,7448显示0~9,7448显示0~99,数据分配器,74HC138做数据分配器,触发器,寄存器74194七位数据并转换,8个流水灯等
2023/8/7 2:25:03 180KB 数字逻辑实验 DSN文件
1
共 59 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡