《扩频通信系统的FPGA设计》系统讲述了基于FPGA的直接扩频通信系统的设计方法以及相关软硬件开发知识,并结合经典的实例应用,使读者能够从硬件设计、软件开发和系统设计等方面系统掌握FPGA的使用方法和扩频通信系统原理。
《扩频通信系统的FPGA设计》共11章,主要内容包括:扩频通信系统基本原理;
FPGA设计基础方法;
数字信号处理的FPGA设计;
数字通信调制和解调的FPGA设计;
编码和译码的FPGA设计;
扩频通信发射机的FPGA设计;
扩频通信接收机各种同步的FPGA设计;
扩频通信接收机实例等部分。
68.57MB FPGA 通信扩频
1
本书将着重介绍高层次综合(HLS)算法的使用并以此完成一些比较具体、细分的FPGA应用。
我们的目的是让读者认识到用HLS创造并优化硬件设计的好处。
当然,FPGA的并行编程肯定是有别于在多核处理器、GPU上实行的并行编程,但是一些最关键的概念是相似的,例如,设计者必须充分理解内存层级和带宽、空间局部性与时间局部性、并行结构和计算与存储之间的取舍与平衡。
2024/12/31 2:28:42 20.52MB FPGA 并行编程 HLS
1
本文对数字调制中的2FSK采用matlab进行了仿真实验,代码中没有加入噪声,采用相干解调的解调方式。
(一)、代码的流程如下:(1)、设置载波频率,码元频率(本文中即比特率)和采样率;
(2)、产生2FSK信号;
(3)、信号分别经过两个带通滤波器后得到band_passed_sig1和band_passed_sig2;
(4)、对band_passed_sig1和band_passed_sig2分别进行相干解调,再分别进行低通滤波得到lower_sig1和lower_sig2;
(5)、对lower_sig1和lower_sig2进行抽样判决得到输出信号;
(6)、统计无码率;
(二)、2FSK进行matlab仿真的疑难点:(1)、相干解调采用的“同频同相的载波”的获取。
由于信号经过带通滤波器之后(本文采用的是FIR线性相位数字滤波器)会出现相移,所以不能直接用调制时候的载波信号与此时的band_passed_sig1信号相乘来相干解调,此时用来相干解调的载波应该与经过滤波器之后出现相移的“载波”信号同频同相,本文代码中直接采用band_passed_sig1.*band_passed_sig1的方式进行相干解调,这点需要读者细心斟酌一下(其实不难理解的)。
(2)、抽样判决的判决时刻选择。
据笔者观察,经过低通滤波器之后得到的信号会出现时移(延时)的情况,建议读者可以先设置10个码元个数,观察一下低通滤波器的输出波形,然后再选择波形峰值时刻作为抽样判决时刻。
本文的代码中是采用每一个码元的结束时刻作为抽样判决时刻,这是笔者通过观察低通滤波器的输出波形后得到的,不具有通用性。
时移的原因,笔者觉得是因为FIR数字滤波器的线性相位所导致的,但是怎么个时移法,笔者目前还没有弄明白(数字信号处理学的不够好),还有待探究。
2024/12/27 13:52:15 2KB FSK matlab
1
如果学习通信原理课程需要做MATLAB仿真可以参考大作业形式
2024/12/24 8:12:13 1.31MB matlab代码 数字信号调制 仿真
1
傅里叶变换运算类,C#代码,虚拟示波器频谱图傅里叶变换计算类,快速FFT算法,数字信号处理,频率分布计算。
2024/12/23 9:21:56 19KB FFT
1
本资源是现代数字信号处理理论及算法(何子述版)的作业仿真第八章的代码
2024/12/22 18:39:40 5KB 现代DSP 何子述版 作业仿真 第八章
1
本书是作者历时近一年撰写的反映Xilinx最新可编程技术的著作。
编写过程中感触颇多,愿与广大读者一起分享这些心得:(1)当Xilinx将ARM公司的双核Cortex-A9处理器嵌入到FPGA芯片内,并结合最新的28nm工艺,制造出全新一代的可编程SoC平台后,取名叫EPP(ExtensibleProcessingPlatform,可扩展的处理平台),后来又改成AllProgrammable平台。
在这个名字变化的过程中,反映了Xilinx给这个最新Zynq设计平台的定位—侧重于嵌入式系统的应用,未来的可编程逻辑器件向着嵌入式处理方向发展,未来的嵌入式系统“硬件”和“软件”将根据应用的要求,真正变成AllProgrammable(全可编程),即可以在单芯片内设计满足特定要求的硬件平台和相应的软件应用。
在这个全可编程的实现过程中,体现着软件和硬件协同设计、软件和硬件协同调试、软件的串行执行和硬件逻辑的并行执行完美结合、未来的嵌入式系统是“积木块”的设计风格等设计思想。
这些设计理念将在Zynq-7000平台上由理想变成实现。
(2)Zynq-7000器件是最新半导体技术、计算机技术和电子技术的一个结合体。
在一个小小的半导体硅片上却集成了当今最新的信息技术。
基于Zynq-7000平台进行高性能的嵌入式实现,需要微电子、数字逻辑、嵌入式处理器、计算机接口、计算机体系结构、数字信号处理等相关的知识。
Zynq-7000是一个比较复杂的系统,是对一个设计者的基础理论知识和系统级设计能力的一个真正的考查。
在这个平台上实现嵌入式系统的应用,体现着自顶向下的一体化设计理念。
(3)Zynq-7000平台是非常好的教学平台、科研平台和应用平台。
作为教学平台,可以在这个平台上实现全过程的计算机相关课程的教学,使学生可以清楚地看到每个实现的具体过程。
这样,学生就可以真正地理解嵌入式系统的内涵;
作为科研平台,从事嵌入式相关技术研究人员,可以在这个全开放的平台上,将算法进行高性能的实现。
并且,可以在这个平台上实现设计性能分析等研究;
作为应用平台,该平台的应用将进一步提高嵌入式系统的灵活性和可靠性、大大降低设计成本,提高产品的市场竞争力。
全书共分23章,为了更好地帮助读者学习和掌握Zynq平台的设计原理和实现方法,按照Zynq-7000基础理论、Zynq-7000体系结构和Zynq-7000设计实践进行了详细的介绍。
(1)Zynq-7000基础理论篇详细介绍了学习Zynq-7000平台需要的基础理论知识。
(2)Zynq-7000体系结构篇详细介绍了Zynq-7000内的处理器系统、可编程逻辑系统、互联结构和外设模块等。
(3)Zynq-7000设计实践篇,详细介绍了基于Zynq全可编程平台的不同设计实例。
本书所给出的设计实例代表着Zynq的应用方向,在介绍这些设计实例的过程中,贯穿了很多重要的设计方法和设计思路,这些设计方法和设计思路比设计案例本身更加重要。
为了便于读者学习,本书还配套提供了相关设计的完整工程文件及教学课件等资源。
2024/12/14 13:32:20 81.68MB XILINX  ZYNQ-7000   SOC设计指南
1
使用Vivado完成级联型结构IIR滤波器VerilogHDL设计,含testbench与仿真,仿真结果优秀;
具体说明可参考本人博客。
CSDN博客搜索:FPGADesigner
2024/12/9 11:55:07 223KB FPGA Vivado IIR Verilog
1
数字信号处理(第四版)(高西全)教程例题程序集,MATLAB代码
2024/12/8 17:07:01 42KB 数字信号处理 MATLAB
1
桂林电子科技大学2013年硕士研究生入学考试复试试卷考试科目代码:204考试科目名称:通信原理A请注意:答案必须写在答题纸上(写在试卷上无效)。
一、 问答题(每题5分,总共50分)(1) 根据你所学的通信原理知识,请回答下列问题:请画出数字通信系统模型;
简述各个组成部分的主要功能和特点;
回答衡量数字通信系统性能好坏的主要性能指标。
(2) 通信系统的同步需考虑哪些?(3) 调制信道模型用加性干扰和乘性干扰表示信道对于信号传输的影响,根据乘性干扰的不同,信道可分为哪两种?(4) 请写出信道容量的公式,有哪几个主要参数,其相互关系如何?(5) 实际中为了减小码间串扰,需要采用什么措施进行补偿?眼图为直观评价接收信号的质量提供了一种有效的实验方法,它的作用是什么?(6) 二进制的数字调制有那两种基本方式?试比较有效性和可靠性。
(7) 试写出下列英文缩写的中文全称:QAMCDMAOFDMQPSKAWGN。
(8) 模拟信号经过哪几个步骤变成数字信号?其中哪个步骤会带来什么误差?(9) 某数字传输系统的码元速率是1200b/s,接收端在0.5个小时内共收到216个错误码元,试计算该系统的误码率Pe。
(10) 英汉互译:(英译汉)Wedescribedvarioustypesofmodulationmethodsthatmaybeusedtotransmitdigitalinformationthroughacommunicationchannel.Aswehaveobserved,themodulatoratthetransmitterperformsthefunctionofmappingtheinformationsequenceintosignalwaveforms.(汉译英)本章将研究噪声对调制系统可靠性的影响,特别是深入研究各种调制方法的发送信号受到加性高斯白噪声恶化时,最佳接收机的设计和性能特征。
2024/12/6 14:58:40 3.22MB 桂电 考研 复试
1
共 427 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡