本项目主要利用Verilog语言设计一一个基于MIPS架构的CPU。
分别设计指令存储器、寄存器堆、ALU、取指令部件、数据存储器、立即数处理单元、主单元控制器、ALU控制单元。
将这些单元连城数据通路,再结合控制单元合成CPU下板验证。
并基于该cpu完成了串口收发数据的驱动,并下板测试,功能正确。
该代码是基于EP4CE10F17C8开发板的,可直接下板,其他开发板只需稍做改变即可用
2024/12/10 11:11:03 13.13MB FPG 多周
1
代码是基于STM32F407VET6的,我在最小系统板上进行的迁移,应该可以很好的迁移到正点原子的开发板上。
迁移的过程我也写成了一篇博客,如果您有什么问题也欢迎去博客下留言。
我会尽我所能解决问题。
https://blog.csdn.net/weixin_41534481/article/details/997083492019.08.18
2024/12/9 5:03:03 555KB 微雪2.9 STM32F407
1
压缩包内含文件:1、AT指令说明文档2、网络调试助手APP和电脑3、基于Cortex-M3的源代码开发程序使用说明:1、APP需连接WIFI(ESP8266发出来的信号)2、引脚VCC--》3.3V电源,GND--》GNDCH_PD引脚--》PA4ESP模块的RX--》USART3TXESP模块的TX--》USART3RX硬件需求:1、开发板(有串口即可)2、ESP8266串口模块3、USB转TTL模块(开发板自带就没有购买),用来调试指令软件:1、开发环境(KEIL5)2、网络调试助手(手机和电脑皆可)参考资料:AT指令集018.pdf
2024/12/8 10:58:52 2.23MB STM32 ESP8266 WIFI
1
zedboard的vivado2018工程,直接输出helloworld!可检测开发板或者用于ZYNQ的工程搭建学习。
2024/12/8 6:28:19 8.47MB ZYNQ zedboard vivado FPGA
1
本文件为用Verilog写的FLASHS29AL032D读和擦除的驱动时序,对刚学习Verilog的同学有一定帮助,已在DE2开发板上验证。
2024/12/7 12:48:23 2KB verilogFLASH
1
STC15开发板原理图,STC15开发板原理图,STC15开发板原理图
2024/12/1 13:01:24 86KB STC15 开发板原理图
1
智能家居网页控制,WED代码,使用S3C2440开发板上面运行的
2024/12/1 10:41:33 422KB 智能家居 WEB
1
与教程--FPGA基础入门【10】开发板EthernetPHY局域网配置--相应的源代码。
根目录包含:1.相关文档,nexys4ddr_rm.pdf是开发板文档;
8720a.pdf是PHY芯片LAN8720A文档2.src/包含所有源代码3.sim/包含所有仿真所需文件4.ethernet/包含Vivado工程文件
2024/11/29 9:52:46 2.29MB FPGA FPGA基础 FPGA入门 NEXYS
1
在de2开发板上能运行的万年历,能在液晶屏上显示~有串口功能~
2024/11/29 7:24:28 10.4MB DE2 万年历 VC++
1
STM32开发板与TC35I或TC35联调,实现短信接收与发送。
使用KEIL调试。
2024/11/24 9:22:51 588KB STM32 GSM收发
1
共 909 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡