在详细阐述正弦脉宽调制算法的基础上,结合DDS技术,以ActelFPGA作为控制核心,通过自然采样法比较1个三角载波和3个相位差为1200的正弦波,利用VerilogHDL言语实现死区时间可调的SPWM全数字算法,并在FushionStartKit开发板上实现SPWM全数字算法。
通过逻辑分析仪和数字存储示波器得到了验证,为该技术进一步应用和推广提供了一个良好的开放平台。
2020/2/7 2:39:34 389KB Actel FPGA,SPWM,DDS,Verilog HDL
1
此代码工程是基于STM32F407(误点原子)开发板所做的简易示波器样例。
PA4为DAC正弦波输出引脚PA5为ADC输入引脚。
程序下载进入开发板后,将两者短接,可直接在TFT液晶屏幕上看到波形输出,请大家参考!
2015/11/18 7:20:42 4.76MB STM32 示波器工程
1
改程序是用VC编写的用于示波器的仿真软件
2018/5/4 9:51:51 1.83MB 示波器 C++
1
本代码是基于VS2010平台,利用C#开发的简易的示波程序。
次要用到serialport控件和chart控件来实现。
可以根据本程序进行修改实现自定义的波形数据输入显示,用于对数据采样的直观分析,有助于算法的研究。
2018/3/22 6:12:43 79KB C# 串口示波器 VS2010
1
毕业计划论文基于FPGA技术的数字存储示波器计划
2018/6/11 20:09:01 1.38MB 毕业设计
1
这个是泰克示波器的使用阐明书中文版
2021/2/15 18:31:16 7.09MB 泰克 示波器
1
能够手机上设置波形种类:正弦波、方波以及三角波;
设置频率:1Hz~10kHz、幅度:10mV~2V;手机通过Wifi发送信号,驱动DDS以及DAC模块产生的波形的设计。
本实验次要包括五个模块:(1)WIFI通讯模块(moduleWIFI_ESP82);
(2)指令信号接收模块(uart_txmodule);
(3)波形控制模块(logic_ctrl);(4)波形发生器及频率控制模块(DDS);(5)DAC波形显示模块(DAC081S101_driver)。
实验所用仪器为小脚丫Baseboard底板、手机和示波器。
2019/4/26 23:22:54 10.54MB FPGA 信号发生器 WIFI 手机控制
1
msp430的12864实时动态绘制波形图程序,可循环显示波形自动清除残留数据,适合做示波器、心电图等,含详细正文,宏定义稍作修改即可用于其他单片机
2018/6/13 13:58:08 4KB 12864 波形 绘图 实时显示
1
一、引言在电工仪表、同步检测的数据处理以及电工实验中,常常需求测量两列同频信号之间相位差。
例如,电力系统中电网并网合闸时,要求两电网的电信号之间的相位相同,这时需求精确测量两列工频信号的相位差。
相位差测量的方法很多,典型的传统方法是通过示波器观测,这种方法误差较大,读数不方便。
为此,我们设计了一种基于单片机的相位差测量仪,该仪以单片机和锁相环倍频电路为核心,实现了工频信号相位差的自动测量及数显,测量的分辩力为#*)+。
2018/4/26 3:08:07 168KB 单片机 相位差 测量
1
基于Xilinxvivado工具开发。
运转平台:DigilentBasys3开发板,运转tcl文件即可完成工程的综合、布线、bit生成。
2021/9/10 12:31:29 1.48MB FPGA Verilog 示波器
1
共 207 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡