VHDL,可实现手动弹奏和自动播放两个功能,自动播放是梁祝化蝶部分,在弹奏和自动播放的同时也会显示乐谱简码,该电子琴支持14个音阶。
2023/11/7 8:48:20 1.12MB FPGA 电子琴 VHDL
1
基于FPGA的信号发生器能实现三角波正弦波方波锯齿波
2023/11/3 6:42:54 452KB 信号发生器
1
基于altera平台使用FPGA实现了fir滤波器
2023/11/3 0:10:34 8.02MB Verilog
1
一种基于FPGA的神经网络的设计,神经网络是一种攻速并行的网络结构,在此结构中所有节点并行相连。
2023/10/28 12:45:21 10KB FPGA VHDL 神经网络
1
采用Verilog语言,基于FPGA的VGA图像的显示,即能够在显示器上实现动态彩色图像的显示
2023/10/26 17:02:54 1.34MB FPGA
1
基于FPGA开发板,利用OLED模块、及电机模块成功实现了一个出租车计费系统。
主要功能:1.工作/未工作状态切换白天/黑夜切换2.时间显示3.速度检测、行驶里程统计、等待时间统计4.起步价设置、里程单价设置(随着白天黑夜工作状态改变)5.费用统计(等待时间计费)、速度调整
2023/10/26 13:39:10 20.58MB fpga taxi_charge oled
1
一、设计(论文)内容1.用1~5个开关模拟5个病房的呼叫输入信号,1号优先级最高;
1~5优先级依次降低;
2.用一个数码管显示呼叫信号的号码;
没信号时显示0;
有多个信号呼叫时,显示优先级最高的呼叫号(其他呼叫用指示灯显示);
3.凡有呼叫发出5秒的呼叫声;
4.对低优先级的呼叫进行存储,处理完高优先级的呼叫,再进行低优先级呼叫的处理(附加)。
2023/10/16 8:34:56 377KB 通信 呼叫系统
1
本文档介绍了一种基于FPGA的数字通信多路时分复用和解复用系统,使用硬件描述语言很好的实现了系统功能。
1
可以实现两个四位数相加的电路
2023/10/3 8:32:45 133KB fpga verilog quartus
1
包含详细的设计原理、设计过程以及部分程序代码
2023/9/26 19:45:10 13.26MB FIR FPGA
1
共 355 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡