_4_DQPSK调制解调技术研究及FPGA实现,包括gardner的位同步
2025/1/6 15:19:01 4.21MB _4_DQPSK 同步
1
现场可编程门阵列(FPGA)器件广泛用于数字信号处理领域,而使用VHDL或VerilogHDL语言进行设计的难度较大。
2025/1/6 12:33:05 874KB FIR 滤波器; SimuliFIR 滤波器;
1
黑金AX7103配套教程,包含17个部分,涉及到串口、USB口,网口PCIE等等,是FPGA学习的好资料
2025/1/4 13:09:26 11.72MB FPGA verilog
1
倒车雷达实例,每1s产生1个超声波测距模块所需的10us高脉冲激励,并用数码管以16进制数据显示回响信号的高脉冲计数值(以10us为单位),与此同时,蜂鸣器根据障碍物远近,也会相应的发出不同频率的响声。
2025/1/4 4:39:21 5.06MB FPGA VHDL 超声波 数码管
1
STM32与FPGA通讯,使用的是16位SPI协议。
STM32F103ZET6Verilog
2025/1/4 1:10:45 6.41MB STM32 FPGA 16位SPI
1
《扩频通信系统的FPGA设计》系统讲述了基于FPGA的直接扩频通信系统的设计方法以及相关软硬件开发知识,并结合经典的实例应用,使读者能够从硬件设计、软件开发和系统设计等方面系统掌握FPGA的使用方法和扩频通信系统原理。
《扩频通信系统的FPGA设计》共11章,主要内容包括:扩频通信系统基本原理;
FPGA设计基础方法;
数字信号处理的FPGA设计;
数字通信调制和解调的FPGA设计;
编码和译码的FPGA设计;
扩频通信发射机的FPGA设计;
扩频通信接收机各种同步的FPGA设计;
扩频通信接收机实例等部分。
68.57MB FPGA 通信扩频
1
本书将着重介绍高层次综合(HLS)算法的使用并以此完成一些比较具体、细分的FPGA应用。
我们的目的是让读者认识到用HLS创造并优化硬件设计的好处。
当然,FPGA的并行编程肯定是有别于在多核处理器、GPU上实行的并行编程,但是一些最关键的概念是相似的,例如,设计者必须充分理解内存层级和带宽、空间局部性与时间局部性、并行结构和计算与存储之间的取舍与平衡。
2024/12/31 2:28:42 20.52MB FPGA 并行编程 HLS
1
Modelsim破解软件,需要的请看我的FPGA学习系列6
2024/12/31 2:27:15 509KB Modelsim破解
1
配合本人所写FPGA教学文章使用,详见编写简单的testbench第二篇。
1
FPGA网口通信源程序
2024/12/29 11:57:05 10.25MB FPGA ethernet
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡