众所周知,片上RAM是FPGA的宝贵资源。
对于一些低端的FPGA芯片,其片上RAM实在是少的可怜,甚至不能存下一张图片。
若要用FPGA实现图像处理,显然需要外部存储器。
而在外部存储器中,SDRAM的特点是速度快,价格低,但时序复杂。
今天,主要介绍的就是使用FPGA读写SDRAM的实验。
初学者非常有用!!!本来免费。




只收3分,方便我下载资源
2023/12/11 12:38:39 3.16MB SDRAM FPGA 测试程序
1
MATLAB工具包DEEPLEARNINGTOOLBOX(一)DeepLearningToolbox提供了一个用于通过算法、预训练模型和应用程序来设计和实现深度神经网络的框架。
我们可以使用卷积神经网络(ConvNet、CNN)和长短期记忆(LSTM)网络对图像、时序和文本数据执行分类和回归。
2023/12/8 3:11:21 2KB 深度学习
1
SMT32F407驱动ws28187彩色灯版,不同开发板时钟频率不同,可根据代码和相应时序进行调整
2023/12/5 21:45:04 32.33MB ws2818 全彩灯
1
一份教你看懂时序图的经典之作。
看后决不后悔。
我也是看这以后才完全理解时序图的。
2023/12/2 22:51:28 169KB 时序图
1
文档详细讲述时序约束的定义,并使用vivado结合例子讲解,适合初学者学习FPGA开发
2023/12/1 16:39:40 1.71MB Vivado 时序约束
1
多摩川绝对式编码器资料,控制字,时序,报警,EEPROM说明
2023/11/29 19:30:41 2.06MB 绝对式编码器 多摩川
1
海思Hi3516dv300芯片用户指南(中文)。
本文档介绍了Hi3516DV300芯片的特性、逻辑结构,详细描述各个模块的功能、工作方式、相关寄存器定义,用图表的方式给出了接口时序关系和相关参数,并详细描述了芯片的管脚定义和用途以及芯片的性能参数和封装尺寸。
2023/11/27 18:28:50 11.93MB Hi3516dv300
1
高校校友就留平台是一个利用rose完成,具有9个UML基本图:用例图,时序图,协作图,状态图,活动图,对象图,类图,构件图,部署图。
是该软件的基本框架。
2023/11/24 13:30:18 55KB UML
1
使用面向连接的套接字编程,通过图2来表示其时序。
套接字工作过程如下:服务器首先启动,通过调用socket()建立一个套接字,然后调用bind()将该套接字和本地网络地址联系在一起,再调用listen()使套接字做好侦听的准备,并规定它的请求队列的长度,之后就调用accept()来接收连接。
客户在建立套接字后就可调用connect()和服务器建立连接,连接一旦建立,客户机和服务器之间就可以通过调用read()和write()来发送和接收数据。
最后,待数据传送结束后,双方调用close()关闭套接字。
2023/11/24 9:12:40 178KB TCP/IP 网络
1
时序电路设计:自动售火柴机(2).ms10
1
共 306 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡