哈夫曼编码译码器实验报告,内有源代码,vc++6.0写的
2024/1/4 5:02:52 421KB 哈夫曼编码译码器
1
基于Matlab的MIMO通信系统仿真;
了解移动通信关键技术;
了解数字通信系统仿真流程;
实现基本的信道编译码、调制解调等通信模块;
学习并实现MIMO空时处理技术;
学习性能分析的思路和方法。
MIMOcommunicationsystembasedonMatlabsimulation;understandkeymobilecommunicationtechnology;understanddigitalcommunicationsystemsimulationprocess;achievebasicchannelencodinganddecoding,modulationanddemodulationofcommunicationmodule;learnandachieveMIMOspace-timeprocessingtechnology;learningideasandperformanceanalysismethods.
2024/1/4 4:02:35 213KB Matlab MIMO 2*2STBC 分集增益
1
Raptor编码的Matlab仿真,信道类型为AWGN信道,调制方式为BPSK,译码方式为BP迭代译码
2023/12/22 5:27:28 155KB Raptor编码
1
用C语言实现了赫夫曼编码和译码的功能。
我自己花了比较长时间写的,绝对原创!
1
本网站资源中的判断唯一可译码的matlab代码有一定错误,最近学习唯一可译码。
上传该m文件,未进一步优化。
但是可用的。
matlab是R2011a版
2023/12/20 1:28:43 2KB 唯一可译码
1
安徽工程大学数字逻辑课程设计数字显示电子钟三,2020年原创。
设计和要求:设计一个能显示分、时并有闹钟的数字电子钟逻辑电路,要求如下:(1)由石英多谐振荡器和分频器产生1/60Hz标准分脉冲。
(2)计时电路为“分电路”和“时电路”,“闹铃电路”只设计“时电路”。
(3)“分电路”为00—59的六十进制计数、译码、显示电路。
(4)“时电路”为00—23的二十四进制计数、译码、显示电路。
(5)计时时间和闹铃时间均可校正,校正时钟为单次脉冲。
设定的闹钟时间到达时,电路有持续30秒的有间断的声响提示,声响频率约为1000Hz。
内含课程设计报告及仿真文件
1
一个完整的系统应具有以下功能:(1)I:初始化(Initialization)。
从终端读入字符集大小n,以及n个字符和n个权值,建立赫夫曼树,并将它存于文件hfmTree中。
(2)E:编码(Encoding)。
利用已建好的赫夫曼树(如不在内存,则从文件hfmTree中读入),对文件ToBeTran中的正文进行编码,然后将结果存入文件CodeFile中。
(3)D:译码(Decoding)。
利用已建好的赫夫曼树将文件CodeFile中的代码进行译码,结果存入文件Textfile中。
(4)P:印代码文件(Print)。
将文件CodeFile以紧凑格式显示在终端上,每行50个代码。
同时将此字符形式的编码文件写入文件CodePrin中。
(5)T:印赫夫曼树(Treeprinting)。
将已在内存中的赫夫曼树以直观的方式(比如树)显示在终端上,同时将此字符形式的赫夫曼树写入文件TreePrint中。
2023/12/12 19:51:52 124KB 数据结构 哈夫曼
1
计组项目说明和要求1、说明:开发语言:C/C++目标计算机:MIPS32指令系统(已挑选的17条指令)。
2、要求:及格:(1)完成MIPS32指令的取指、译码、计算、访存和写回五个步骤的软件模拟。
(2)能够向系统输入机器语言源程序;
(2)能够对内部寄存器进行初始化;
(3)能够运行程序;
(4)能够查看运行结果,能够反映指令的执行过程。
备注:不要求图形用户界面。
优秀:(1)完成及格档要求的所有任务。
(2)能够模拟五段流水线的执行过程;
(3)能够解决数据相关的问题;
(4)能够反映流水线的执行过程。
备注:不要求图形用户界面,不要求解决控制相关问题。
2023/12/5 12:56:13 46.71MB MIPS32 五段流水线 计组 数据相关
1
1.利用VHDL语言设计基于计算机电路中时钟脉冲原理的数字秒表。
该秒表计时范围为0秒~59分59.99秒,显示的最长时间为59分59秒,计时精度为10毫秒,并且具有复位功能。
复位开关一旦打开所有位都为0。
2.秒表有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出,这样便与同显示译码器的连接。
2023/12/1 18:18:19 208KB 数字表
1
3-8译码器设计全VHDL代码,仿真图形,硬件验证结果等等!!!
2023/11/30 4:10:28 209KB VHDL
1
共 328 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡