JGB01开发板所用的USB-串口通讯的C源码项目包(仅供学习),其关联的JGB01开发板的电路原理图参见本博主的文章,本项目已在Keil5.1编译通过
1
STM32智能壁障小车源程序和原理图,同时也是STM32的开发板,原理图包括电机驱动,LED控制,按键控制,喇叭控制,CH340等
2025/11/11 22:16:58 2.05MB STM32
1
废话不说了,下面进入正题,学习FPGA经历了这么几个阶段:①、Verilog语言的学习,熟悉Verilog语言的各种语法。
②、FPGA的学习,熟悉QuartusII软件的各种功能,各种逻辑算法设计,接口模块(RS232,LCD,VGA,SPI,I2c等)的设计,时序分析,硬件优化等,自己开始设计简单的FPGA板子。
③、NiosII的学习,熟悉NiosII的开发流程,熟悉开发软件(SOPC,NiosIIIDE),了解NiosII的基本结构,设计NiosII开发板,编写NiosIIC语言程序,调试板子各模块功能。
先来说说第一个阶段,现在主要的硬件描述语言有VHDL,Verilog两种,在本科时老师一般教VHDL,不过现在Verilog用的人越来越多,其更容易上手(与C语言语法比较类似),也更灵活,现在的IC设计基本都用Verilog。
像systemC,systemVerilog之类的应该还在萌芽阶段,以后可能会有较大发展。
鉴于以上原因我选择了Verilog作为我学习的硬件描述语言。
其实有C语言的基础,学起Verilog的语言很简单,关键要有并行的概念,所有的module,assign,always都是并行的,这一点与软件语言有明显不同。
这里推荐几本评价比较好的学习Verilog的书籍:①、《verilog数字系统设计教程》,这本书对于入门是一本很好的书,通俗易懂,让人很快上手,它里面的例子也不错。
但本书对于资源优化方面的编程没有多少涉及到。
②、《设计与验证VerilogHDL》,这本书虽然比较薄,但是相当精辟,讲解的也很深入,很多概念看了这本书有种豁然开朗的感觉,呵呵。
学习Verilog其实不用看很多书,基本的语法部分大家都一样,关键是要自己会灵活应用,多做练习。
Verilog语言学了一段时间,感觉自己可以编点东西,希望自己编的程序在板子上运行看看结果,下面就介绍我学习的第二个阶段。
刚开始我拿了实验室一块CPLD的开发板做练习,熟悉QuartusII的各种功能,比如IP的调用,各种约束设置,时序分析,Logiclock设计方法等,不过做到后面发现CPLD的资源不太够(没有内嵌的RAM、不能用SignalTapII,LE太少等),而实验室没有FPGA开发板,所以就萌生了自己做FPGA开发板的意图,刚好Cadence我也学的差不多了,就花了几天时间主要研究了FPGA配置电路的设计,在板子上做了Jtag和AS下载口,在做了几个用户按键和LED,其他的口全部引出作为IO口,电路比较简单,板子焊好后一调就通了(心里那个爽啊...)。
我选的FPGA是cycloneII系列的EP2C5,资源比以前的FPGA多了好几倍,还有PLL,内嵌的RAM,可以试试SignalTapII,用内嵌的逻辑分析仪测试引脚波形,对于FPGA的调试,逻辑分析仪是至关重要的。
利用这块板子我完成了项目中的几个主要功能:RS232通信,指令译码,配置DDS,AD数据高速缓存,电子开关状态设置等,在实践中学习起来真的比平时快很多,用到什么学什么动力更大。
这个时候我主要看的数据有这几本感觉比较好:①、《AlteraFPGA/CPLD设计(基础篇)》:讲解一些基本的FPGA设计技术,以及QuartusII中各个工具的用法(IP,RTL,SignalProbe,SignalTapII,TimingClosureFloorplan,chipEditor等),对于入门非常好。
②、《AlteraFPGA/CPLD设计(高级篇)》:讲解了一些高级工具的应用,LogicLock,时序约束很分析,设计优化,也讲述了一些硬件编程的思想,作为提高用。
③、《FPGA设计指南--器件,工具和流程》:这本书看了他的目录忍不住就买了,这本书讲述了FPGA设计的各个方面,虽然每个方面都是点到为止,但能让你有个整体的概念,了解FPGA的所有设计功能,了解FPGA开发的整个流程。
2025/11/11 0:01:05 131.03MB FPGA 学习 文档 合集
1
嵌入式开发板(MSP430F6638)各类实验原理及代码源码解析、实验结果。
包括CCS的安装使用、GPIO、中断、低功耗、定时器、串行通信、TFT、UART、数模/模数转换等各种技术的介绍和实际应用,代码源码等。
2025/11/9 12:48:13 12.46MB 嵌入式 开发板 实验源码 实验原理
1
利用STM32F407开发板对MAX30102体温模块的开发,可以接受整形数据,需要对IIC串口初始化,还有数据协议包的发送
2025/11/8 5:22:37 6KB MAX30102
1
使用STM32的TIM3输出相位差0~360可调的PWM波形,使用的是国信长天的CT117E开发板,有需要的可自行下载和使用。
2025/11/3 0:29:47 1.57MB STM32 TIM 相位差可调 PWM
1
本实验用的是普中V3.0开发板单片机是STC90C516RC+晶振时11.0952MHZ声波模块是是HC—SR04数码管显示距离(毫米)数码管是P0段选P2位选这时用一个声波模块测量距离(毫米)的半成品程序,接线方式为echo=P1.0;trig=P1.7;注意:修改程序时,在开发板上不要使用P3口进行高电平的发送与接收提示:经过本人测试其有效量程为1400毫米最佳量程为1200毫米以内,最小量程在30毫米水平方向:80mm高的障碍物在1200mm以内能够被检测到倾斜角度:物体反射面与声波模块的倾斜无关,只与投影面有关作为测试程序里面有大量注释掉的程序根据需要自行调整程蒙蒙2016年10月24日两个同时工作有干扰,交替工作数据较乱,单个连续3次求平均值效果较好
2025/10/31 21:47:41 42KB 51单片机 测距 测角度 SR04
1
在原子的MINI开发板上写的一个贪吃蛇游戏
3.27MB STM32 贪吃蛇
1
本代码包含BootLoader和App程序,可直接编译下载;
环境:单片机:正点原子STM32F429IGT6开发板工具:STM32CubeMX5.1、Pack:stm32cube_fw_f4_v1240、SecureCRT8.5.3IDE:Keil_MDK5.26.2
2025/10/27 20:07:31 60.22MB stm32f IAP Ymodem
1
stm32f4discovery开发板原理图(pdf)
2025/10/27 16:08:13 1.04MB STM32F407 原理图
1
共 933 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡