HTMl5结婚微信电子请柬模板源码基于最新版AnimateCC设计,采用HTML5Canvas+ASP制作。
请柬能够有效识别pc和移动设备,在页面中添加自动适应代码,请柬中采用幻灯片轮播方式,包含片头和结尾,带有音乐控制开关。
用户可以通过分享等方式将请柬发送到朋友圈或者好友。
请柬使用FLASHCC+ASP编写而成,发布格式为HTML5,兼容PC电脑端与手机端,请柬包含地图,相册,音频以及留言功能,支持分享到微信朋友圈和好友,自动识别指定略缩图,加载速度快。
2025/12/12 4:42:57 14.5MB 电子贺卡
1
摘要:在较复杂的变流系统中,主控系统的延滞会影响IGBT模块故障保护的时效性,造成保护失败。
针对这种情况,本文采用光耦驱动芯片HCPL-316J和DSP芯片设计了一种IGBT驱动电路,当光耦芯片故障信号发出后立即封锁IGBT驱动信号,完全消除了主控程序运行时长对故障保护的影响。
通过模拟过流实验和实际应用表明,本设计故障保护响应迅速,运行稳定可靠。
  引言   光耦驱动芯片HCPL-316J是Agilent公司[编者注:2014年8月更名为keysight(是德)公司]生产的栅极驱动电路产品之一,可用于驱动150A/1200V的IGBT,开关速度为0.5?s,有过流检测
1
电机控制PWM(MCPWM)模块简化了产生多种同步脉宽调制输出的任务。
特别是它还能支持以下电源和电机控制应用:•三相交流感应电机(ACInductionMotor,ACIM)•开关磁阻(SwitchedReluctance,SR)电机•直流无刷(BrushlessDC,BLDC)电机•不间断电源(UPS)PWM模块具有如下特性:•专用时基支持TCY/2PWM边沿精度•每个PWM发生器都有两个输出引脚•每个配对输出引脚均可互补或独立工作•用于互补模式的硬件死区时间发生器•可由器件配置位设置输出引脚极性•多种输出模式:-边沿对齐模式-中心对齐模式-带双更新的中心对齐模式-单事件模式•手动改写用于PWM输出引脚的寄存器•占空比更新可配置为立即更新或与PWM同步•有可编程功能的硬件故障输入引脚•用于同步A/D转换的特殊事件触发器•每个与PWM相关的输出引脚都可以被单独使能
1
有6个项目项目1汽车灯控制涉及开关控制方向灯、蜂鸣器驱动、灯变化模式项目2点亮奥运五环涉及流水灯的花式、以及74164寄存器扩展端口项目3数字电压表涉及温度传感器、AD转换、液晶显示项目4篮球赛计分器涉及开关计分、多路数码管显示、定时器、音乐播放项目5双机通信涉及串口通信、串口转并口通信、串口通信控制项目6温度测试涉及温度传感器、LCD显示
2025/12/5 11:21:03 577KB 单片机 C语言 PROTEUS proteus
1
本程序利用STM32F103驱动24位AD芯片AD7192,外加两片模拟开关ADG1409可实现八路差分输入采集或十六路单端输入采集(需选用不同的ADG1409,如果不想用可直接驱动AD7192),亲测可用,程序附详细注解,压缩包内有AD7192芯片中英两版数据手册,真真正正的中文数据手册。
如果可以用,记得好评!谢谢
2025/11/30 17:21:45 4.15MB STM32 AD7192 中文手册 ADG1409
1
异步电机直接转矩控制Matlab仿真,包括simulink仿真模型以及磁链和开关信号两个m文件
2025/11/28 3:03:21 19KB Matlab
1
一些常用的3D封装库,找了好久的~包括二极管、发光器件、晶振、开关、连接器、芯片等,DO-41、DO-41Z、DO-214AA、DO-214AB、DO-214AC等等,共52个项目。
2025/11/27 9:55:07 12.72MB 封装库 Altium AD 3D封装库
1
6.模拟风扇(满分50分)版本1:满分15分模拟实现电风扇,可以调3档速度(慢速、中速、快速);
开关按钮;
定时吹风;
描述风扇的扇叶大小、颜色等。
设计Fan类,属性包括:3个常量SLOW(1)、MEDIUM(2)、FAST(3)代表风扇的速度;
1个int属性speed指定速度,默认值为SLOW;
1个boolean属性on指定开关机,默认值false;
1个double属性radius指定风扇扇叶大小;
1个String属性color指定扇叶颜色,默认值为blue。
方法包括这些属性的访问器、构造函数、重写Object类的toString()和equals()方法等。
运行测试代码:publicstaticvoidmain(String[]args){Fan1fan1=newFan1();fan1.setSpeed(Fan1.FAST);fan1.setRadius(10);fan1.setColor("yellow");fan1.setOn(true);System.out.println(fan1.toString());}版本2:满分15分修改版本1中Fan类,让其继承JPanel类,并且把color属性设置为Color类型,默认属性为red。
随机产生radius,取值范围为1-5;
随机产生颜色,取值范围为red、blue、yellow、green、orange;
根据color、radius属性值绘制风扇。
运行如下图:版本3:满分20分让版本2中的风扇转起来。
创建一个FanControl类包含以下内容:Start、Stop、Reverse按钮,用于开启、关闭、反转控制;
一个滚动条控制速度。
运行示例如下:
2025/11/12 18:12:44 17KB java程序 模拟风扇 课程设计 CQUT
1
废话不说了,下面进入正题,学习FPGA经历了这么几个阶段:①、Verilog语言的学习,熟悉Verilog语言的各种语法。
②、FPGA的学习,熟悉QuartusII软件的各种功能,各种逻辑算法设计,接口模块(RS232,LCD,VGA,SPI,I2c等)的设计,时序分析,硬件优化等,自己开始设计简单的FPGA板子。
③、NiosII的学习,熟悉NiosII的开发流程,熟悉开发软件(SOPC,NiosIIIDE),了解NiosII的基本结构,设计NiosII开发板,编写NiosIIC语言程序,调试板子各模块功能。
先来说说第一个阶段,现在主要的硬件描述语言有VHDL,Verilog两种,在本科时老师一般教VHDL,不过现在Verilog用的人越来越多,其更容易上手(与C语言语法比较类似),也更灵活,现在的IC设计基本都用Verilog。
像systemC,systemVerilog之类的应该还在萌芽阶段,以后可能会有较大发展。
鉴于以上原因我选择了Verilog作为我学习的硬件描述语言。
其实有C语言的基础,学起Verilog的语言很简单,关键要有并行的概念,所有的module,assign,always都是并行的,这一点与软件语言有明显不同。
这里推荐几本评价比较好的学习Verilog的书籍:①、《verilog数字系统设计教程》,这本书对于入门是一本很好的书,通俗易懂,让人很快上手,它里面的例子也不错。
但本书对于资源优化方面的编程没有多少涉及到。
②、《设计与验证VerilogHDL》,这本书虽然比较薄,但是相当精辟,讲解的也很深入,很多概念看了这本书有种豁然开朗的感觉,呵呵。
学习Verilog其实不用看很多书,基本的语法部分大家都一样,关键是要自己会灵活应用,多做练习。
Verilog语言学了一段时间,感觉自己可以编点东西,希望自己编的程序在板子上运行看看结果,下面就介绍我学习的第二个阶段。
刚开始我拿了实验室一块CPLD的开发板做练习,熟悉QuartusII的各种功能,比如IP的调用,各种约束设置,时序分析,Logiclock设计方法等,不过做到后面发现CPLD的资源不太够(没有内嵌的RAM、不能用SignalTapII,LE太少等),而实验室没有FPGA开发板,所以就萌生了自己做FPGA开发板的意图,刚好Cadence我也学的差不多了,就花了几天时间主要研究了FPGA配置电路的设计,在板子上做了Jtag和AS下载口,在做了几个用户按键和LED,其他的口全部引出作为IO口,电路比较简单,板子焊好后一调就通了(心里那个爽啊...)。
我选的FPGA是cycloneII系列的EP2C5,资源比以前的FPGA多了好几倍,还有PLL,内嵌的RAM,可以试试SignalTapII,用内嵌的逻辑分析仪测试引脚波形,对于FPGA的调试,逻辑分析仪是至关重要的。
利用这块板子我完成了项目中的几个主要功能:RS232通信,指令译码,配置DDS,AD数据高速缓存,电子开关状态设置等,在实践中学习起来真的比平时快很多,用到什么学什么动力更大。
这个时候我主要看的数据有这几本感觉比较好:①、《AlteraFPGA/CPLD设计(基础篇)》:讲解一些基本的FPGA设计技术,以及QuartusII中各个工具的用法(IP,RTL,SignalProbe,SignalTapII,TimingClosureFloorplan,chipEditor等),对于入门非常好。
②、《AlteraFPGA/CPLD设计(高级篇)》:讲解了一些高级工具的应用,LogicLock,时序约束很分析,设计优化,也讲述了一些硬件编程的思想,作为提高用。
③、《FPGA设计指南--器件,工具和流程》:这本书看了他的目录忍不住就买了,这本书讲述了FPGA设计的各个方面,虽然每个方面都是点到为止,但能让你有个整体的概念,了解FPGA的所有设计功能,了解FPGA开发的整个流程。
2025/11/11 0:01:05 131.03MB FPGA 学习 文档 合集
1
题目:电子密码锁内容:设计一个4位串行数字锁1.开锁代码为4位二进制,当输入代码的位数与锁内给定的密码一致,且按规定程序开锁时,方可开锁。
否则进入“错误”状态,发出报警信号。
2.锁内的密码可调,且预置方便,保密性好。
3.串行数字锁的报警,直到按下复位开关,才停下。
此时,数字锁又自动等待下一个开锁状态。
2025/11/10 21:46:23 324KB FPGA密码锁
1
共 742 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡