基于FPGA的高精度频率计设计的毕业论文,其中包括了完整的格式要求和设计说明书,还有参考文献,请注意修改。
2025/4/24 18:21:42 662KB FPGA 高精度频率计
1
这是我自己采用STM32的定时器外部计数模式,考虑到了计数溢出中断。
开设1s的时钟窗口。
数据均通过MATLAB二次拟合处理过,以纠正误差。
理论上可以测到1hz-无穷的频率范围(但在本实验中只是测到了1Mhz.对1Mhz以上数据并没进行数据拟合,故认为不在指标内),分辨率为1Hz(因为是开了1s的时间窗口,时间窗口越大,分辨率越高)高精度频率计。
避免了输入捕获受输入时钟的大小限制。
自己设计的方案。
当然数据拟合部分还能分段拟合,精度就更高了。
2025/2/7 20:41:04 2.63MB STM32 频率计 单片机 外部计数
1
1打印专用,4X4动态扫描键盘,4X4键盘,8人表决器,61A板电路原理图,300M射频遥控电路,555延时关灯,1820温度采集,2051流水灯,C2051红外遥控器,LED电子钟,PC红外遥控器,波形发生器,单片机编码-机器人,多功能定时器,高精度频率计,红外遥控电子钟,红外遥控数字钟,基于1302的万年历8951,交通灯,具有看门狗的单片机电机控制,声控延时灯,等等200个80C51等电路项目
2023/6/6 4:16:20 14.61MB PLD 电路 电路设计项目 80C51
1
使用QuarterII软件进行verilog言语编写的代码,里面有完整的代码以及器件的链接
2020/7/14 17:04:21 6.78MB FPGA 频率计
1
使用QuarterII软件进行verilog言语编写的代码,里面有完整的代码以及器件的链接
2020/9/1 8:36:02 6.78MB FPGA 频率计
1
采用verilogHDL编写,高精度频率计,精度小于0.5%,测量范围1Hz~1MHz,采用LCD1602显示,代码带有完好注解。
2016/7/18 17:32:02 2.73MB FPGAverilog频率计LCD1602
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡