四阶带通巴特沃斯滤波器Multisim设计文件,Multisim12.0
2025/5/8 8:29:53 146KB 滤波器
1
此为PDF电子书.要源码的见我其他下载资源.总共4个分卷,此为第1个.下全了才能正常解压.国内电子设计界著名教授北航夏宇闻又一力作!本书是《Verilog数字系统设计教程》(第2版)的姊妹篇。
内容简介回到顶部↑VerilogSOPC高级实验教程是为学习Verilog语言之后,想在FPGA上设计并实现嵌入式数字系统的人们而专门编写的。
本实验教程是《Verilog数字系统设计教程》(第2版)的后续课程,是姊妹篇。
本书通过由浅入深的10个实验,详细地介绍了ModelSim6.0和QuartusⅡ8.1的操作步骤,扼要地介绍了QuartusⅡ8.1的主要设计资源和SOPCBuilder等工具的应用方法,并阐述了如何配合自己设计的Verilog模块和FPGA中的内嵌处理器NiosⅡ等现成IP资源,设计并实现高性能嵌入式硬件/软件系统。
本实验教程也可以作为集成电路设计专业系统芯片(SoC)前端逻辑设计和验证课程的实验教材。
为了使阐述的内容更加具体,本教程中的每个实验均选用AlteraFPGA(型号为CycloneⅡEP2C35F672C8)实现,并在革新科技公司专业级实验平台GXSOC/SOPC运行通过。
本书可作为电子信息、自动控制、计算机工程类大学本科高年级学生和研究生的教学用书,亦可供其他工程技术人员自学与参考。
目录回到顶部↑第1讲ModelSimSE6.0的操作 1.1创建设计文件的目录 1.2编写RTL代码 1.3编写测试代码 1.4开始RTL仿真前的准备工作 1.5编译前的准备、编译和加载 1.6波形观察器的设置 1.7仿真的运行控制 总结 思考题第2讲Quartus8.1入门 2.1QuartusⅡ的基本操作知识 2.2QuartusⅡ的在线帮助 2.3建立新的设计项目 2.4用线路原理图为输入设计电路 2.5编译器的使用 2.6对已设计的电路进行仿真 2.7对已布局布线的电路进行时序仿真 总结 思考题.第3讲用Altera器件实现电路 3.1用CycloneⅡFPGA实现电路 3.2芯片的选择 3.3项目的编译 3.4在FPGA中实现设计的电路 总结 思考题第4讲参数化模块库的使用 4.1在QuartusⅡ下建立引用参数化模块的目录和设计项目 4.2在QuartusⅡ下进入设计资源引用环境 4.3参数化加法-减法器的配置和确认 4.4参数化加法器的编译和时序分析 4.5复杂算术运算的硬件逻辑实现 总结 思考题第5讲锁相环模块和SignalTap的使用第6讲QuartusⅡSOPCBuilder的使用第7讲在NiosⅡ系统中融入IP第8讲LCD显示控制器IP的设计第9讲BitBLT控制器IP第10讲复杂SOPC系统的设计本书的结束语附录GXSOC/SOPC专业级创新开发实验平台
2025/4/23 21:32:17 11.44MB Verilog SOPC FPGA
1
ADV7125数字VGA板ALTIUM原理图+PCB+封装库+BOM文件,采用2层板设计,板子大小为100x72mm,单面布局双面布线,主要器件包括ADV7125WBSTZ170,EL4543IU,PRTR5V0U2X等器件,完整的BOM设计文件。
AltiumDesigner设计的工程文件,包括完整无误的原理图及PCB文件,可以用Altium(AD)软件打开或修改,已经制板并在实际项目中使用,可作为你产品设计的参考。
1
内有完整的课程设计文件和课设报告,欢迎大家下载
2025/3/15 6:22:08 131KB 脉搏测试仪
1
此程序包括开发文档、软件截图。
不同版本添加的功能...使用winform程序三层架构,sql2005数据库开发。
是个经典的三层架构的管理系统,希望对初学者有所帮助。
只要是管理系统都可以按这个模板套用。
设计文档:档案管理信息系统设计文件程序名称:档案管理信息系统 用户登录实现用户登录验证。
用户管理实现对用户资料、权限管理,权限分为管理员和一般操作员,只有系统管理员才可以设置用户资料管理、以及用户权限设置,基本功能包括:用户新增、修改、删除、禁用/启用、设置权限。
档案资料管理用于维护档案资料维护,基本功能包括档案录入、修改、删除、查询,主要项目包括:档案编号、档案标题、所属部门、归档人(录入人)、归档日期(录入日期)。
公司信息管理是这个系统的一个辅助功能,保存使用该软件的公司基本信息。
上机日志记录用户登录系统后的操作记录。
2025/2/26 18:47:23 3.32MB 管理系统 C# 档案
1
OpenAirInterface是欧洲的Eurecom的一个开源的4G5G通讯基站项目,旨在建立一个开放的,具有各种制式空中接口的,主要基于CPU的SDR的实验平台。
OpenAirInterface主要包含四个部分:OpenAir0:无线嵌入式系统设计,包含了一些硬件相关的设计文件和firmware之类。
OpenAir1:基带信号处理,包含了一些物理层的功能模块,例如OFDM,调制解调,信道估计,编解码等等。
OpenAir2:中间层介入协议,包括在PC上通过Linux的IP网络设备驱动与MPLS的互联开发第二层协议栈。
OpenAir2:无线网络,包括为全IP蜂窝与IP/MPLS网状而开发的第三层协议栈。
57.68MB 开源项目
1
MSP430F5438/MSP430F5438A最小系统设计文件,成品请见文件中的“实物001、实物002”,包内包含Altiumdesigner的设计原理图和PCB文件,可以一点都不修改直接拿去做PCB,也可以根据自己的需要再修改。
原创作品,下载分数要求的多一点,请见谅。
2025/1/20 1:18:33 1.46MB MSP430F5438 5438最小系统 原理图 PCB
1
基于DDR4的Unbuffer的SODIMMwithecc,里面包含了原理图、BOM、.brd、长度信息等文件,可供进行DDR4颗粒设计时参考,也可用于内存条设计时参考
2025/1/13 21:43:54 2.79MB DDR4 SO-DIM ECC
1
OpenbuildsDIY雕刻机CNC资料,PDF文档和DWG设计文件。
22.99MB CNC Openbu
1
可用Protel或AltiumDesigner(AD)软件打开或修改,已经制板使用,可作为你产品设计的参考。
EPM240开发板,红绿蓝三色LED灯,24个三色灯,多种色彩组合,PWM色彩控制,毕业设计,创意灯。
提供硬件,支持自主开发,创意无限。
提供JTAG接口,支持逻辑下载。
2024/12/15 9:56:55 139KB EPM240 原理图PCB protel、 硬件设计文件
1
共 61 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡