随着计算机技术和现代通信技术的飞速发展,电力系统自动化软件业正在掀起网络化、组件化的浪潮,从厂站侧间隔级的过程总线到主站侧的电力企业集成总线将全面组网和互联,IT流行的公共对象请求代理体系结构(commonobjectrequestbrokerarchitecture,简称CORBA)、企业Java组件(enterpriseJavabeans,简称EJB)、分布式组件对象模型(distributedcomponentobjectmodel,简称DCOM)和基于简单对象访问协议(simpleobjectaccessprotocol,简称SOAP)的XMLWebServices等组件模型开始用于电力系统自动化的解决方案[1]。
2024/9/16 21:18:04 38.56MB IEC61970 电力
1
这是一个采用Verilog编写的SPI核,能够实现16位数据的传输,传输数据的宽度用户可以修改,同时我也为该核编写了测试文件,使用非常方便。
该IP核代码,经过简单修改就能够使用,非常适合想了解和学习SPI总线的朋友。
2024/9/10 21:35:41 4KB FPGA Verilog SPI源码
1
“电压、频率采集设备”设计任务书功能简述“电压、频率采集设备”能够实现测量信号频率和电压,修改、存储工作参数,记录、查询事件等功能,系统由按键单元、ADC采集单元、显示单元、数据存储单元组成,系统框图如图1所示:图1.系统框图I2C总线、DS1302时钟芯片时序控制程序、CT107D单片机考试平台电路原理图以及本题所涉及到的芯片数据手册,可参考计算机上的电子文档。
原理图文件、程序流程图及相关工程文件请以考生号命名,并保存在计算机上的考生文件夹中(文件夹名为考生准考证号,文件夹位于Windows桌面上)。
2024/9/6 17:21:07 18.71MB 51单片机
1
PCI、PCIX和PCIExpress的原理及体系结构马鸣锦 朱剑冰 何红旗 杜 威 编著PCIExpress是第三代高性能IO总线,在总线结构上采取了根本性的变革,主要体现在两个方面:一是由并行总线变为串行总线;
二是采用点到点的互连。
将原并行总线结构中桥下面挂连设备的一条总线变成了一条链路,一条链路可包含一条或多条通路,每条通路由两对差分信号线组成双单工的串行传输通道,没有专用的数据、地址、控制和时钟线,总线上各种事务组织成信息包来传送。
PCIExpress1.0支持每条通路在每个方向上的数据传输率达2.5Gbps,每字节10位编码,这样两个方向的带宽可达0.5GBps,整个链路的总带宽等于0.5GBps乘以所含的通路数。
每条链路的通路数可根据具体设备所需的带宽裁剪,有效通路数有7种可选,这样最高传输率可达16GBps,大大高于目前任何一种总线,可满足当前及将来一段时期的高速设备带宽需求。
由于总线变为链路,引脚数大大减少(传统PCI总线为127个引脚),每引脚的平均带宽大幅提升,有助于PCIExpress成本的降低
2024/9/4 8:35:46 20.38MB PCIE
1
IIC总线VerilogFGPA模块实现注释详尽初学必备,实现了IIC读写EEPROM,已封装成模块,实例中为了testbench测试,将写入的数据变成了固定值,注释详尽,初学者也能明白,本人初学时编写,完整测试通过/****clk50M :50M输入时钟*resetKey :复位信号*IIC_SDA :IIC数据接口*IIC_SCL :IIC控制时钟接口*RWSignal :读写信号,读1,写0*startSignal :开始执行读命令信号,上升沿触发开始*readLen :需要读取的字节个数*beginAddr :开始读取的地址位置*getNum :当前对应地址获取到的字节值*sendNum :要写入的数据*dpDataOkClk :成功读处理完一个字节信息,读或写,将产生一个上升沿*///`MINCLK_DELAY产生一次计数,产生12次计数可以产生一次IIC_SCL信号的跳变//50M/2/2/MINCLK_DELAY/12=IIC_CLK`defineMINCLK_DELAY 4'd5`defineEEPROM_ADDR 7'b1010000`defineSDA_SENDDATA 1'b1`defineSDA_GETDATA 1'b0`defineREADE_DATASG 1'b1`defineWRITE_DATASG 1'b0moduleIICTest0(clk50M,resetKey,IIC_SDA,RWSignal,startSignal,beginAddr,IIC_SCL,sendNum,getNum,dpDataOkClk);
1
lin总线的从机代码程序,希望对大家有用
2024/8/21 13:28:17 5KB lin
1
本设计是基于DE2开发板,以Altera的CycloneII系列的FPGA为主控制器,配上SDRAM和FLASH,使用SOPC技术,构成一个简单的SOPC系统,用于控制SD卡,TFT液晶显示屏,VS1003音频播放模块等,实现自制的简单音乐播放系统。
在设计中FPGA通过分别调用Altera库中的IP核来控制Flash和SDRAM,通过模拟的SPI总线来分别控制SD卡,TFT模块,VS1003模块。
能实现将SD卡中的MP3格式的音乐交由VS1003模块解码播放,BMP格式的图片交由TFT模块显示。
2024/8/18 10:34:13 981KB SOPC VS1003 TFT SD卡
1
蓝牙芯片HCI层的传输驱动,使用USB总线,适用于windows系统,驱动实现了4个借口:SEND_HCI,GET_STATUS,WriteFileReadFile;
2024/8/15 13:57:22 1.89MB HCI bluetooth 蓝牙 usb
1
STM32的FSMC总线上挂载一个SRAM,实现将堆栈空间放在该外部SRAM中。
开发工具使用的是IAR5.4
2024/8/13 18:14:18 260KB STM32 堆栈 外部SRAM IAR
1
一个电表行业专用的基于645规约的电表485通讯抄表程序,可以进行485总线抄表,645规约测试。
程序技术要点就是规约数据传输协议的处理,如向电表发送数据时的控制码和数据长度、发送的数据部分(数据标识+密码+数据)、应答帧长度、结束标志等通讯协议的处理值得大家学习。
2024/7/28 8:16:17 917KB jscript VB VB.net 开发
1
共 507 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡