包括发射端和接收端。
TXRXSchematic.zip930.41KB,
2024/4/2 15:16:49 930KB NXP 无线充电电路 原理图
1
STM32F103RBT6最小系统开发板AD设计原理图+PCB+3D图,ad设计的工程文件,包括原理图及PCB印制板图,可以用AltiumDesigner(AD)软件打开或修改,可作为你产品设计的参考。
1
电子沙漏全套代码PCB原理图
2024/4/1 6:27:50 27KB 电子沙漏
1
STM32F103_USI8686_MPU6050_HMC5883控制板Protel99se设计硬件原理图+PCB+软件源码文件,采用2层板设计,板子大小为90x90mm,单面布局双面布线,CPU为STM32103RBT6,LQFP64封装,主要芯片包括USI8686,MPU6050,HMC5883,XC62193.3等。
1
stm32+测速+调速。
基于stm32单片机的测速、调速设计,内含电路原理图,可使用ad直接编辑。
课程设计
2024/3/30 19:03:07 2.96MB stm3 pw
1
该资源是STC12C5A60S2的资料包,该资料包内包含USBCH340驱动、keil编译器、烧录软件、原理图、以及官方参考文档
2024/3/30 17:22:30 66.09MB 15C52 stc15 例程 CH341
1
实验目的】1. 掌握CPU的设计步骤2. 学会芯片的运用及其功能【实验环境】Maxplus2环境下实现非常简单CPU数据通路的设计【实验内容】可选以下实验之一:1、绘制“非常简单CPU”数据通路(MAX+PLUSII环境)数据通路2、绘制移位-相加乘法电路(MAX+PLUSII环境)3、绘制MIPS处理器数据通路(“画笔”或Powerpoint或手工)实验辅助材料对上述三个实验,分别提供以下辅助材料:1、“非常简单CPU”数据通路,给出步骤和指导,见后。
2、乘法电路,给出实验原理图(MAX+PLUSII的gdf文件,但不完整或有错误)。
3、MIPS处理器,给出数据通路的图片文件。
附:绘制“非常简单CPU”数据通路步骤及指导非常简单CPU的寄存器:一个8位累加器AC,一个6位的地址寄存器AR,一个6位的程序计数器PC,一个8位的数据寄存器DR,一个2位的指令寄存器IR。
其数据通路详见教材P。
2024/3/30 4:14:19 146KB maxplus 实验报告 非常简单CPU设计
1
本压缩包含①电感封装库.PcbLib②电感原理图.SchLib封装是3D封装,为本人长期整理积累,希望对大家有帮助!
2024/3/28 12:03:04 45.53MB 电感 3D封装库 altium 电路设计
1
9.5mm间距连接器KFHB95002P-15P原理图PCB封装库3D库(AD集成库),拆分后文件为PcbLib+SchLib格式,AltiumDesigner原理图库+PCB封装库3D视图库,AD库均经测试,可以直接应用到你的项目开发提供项目进度。
1
基于51单片机ZigBee温度传输系统,可通过WiFi传输至手机显示。
程序,原理图,pcb,APP应有尽有。
2024/3/27 9:01:19 33.2MB 单片机 zigbee WiFi
1
共 1000 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡