实验内容:进程调度模拟程序:假设有10个进程需要在CPU上执行,分别用:先进先出调度算法;
基于优先数的调度算法;
最短执行时间调度算法确定这10个进程在CPU上的执行过程。
要求每次进程调度时在屏幕上显示:当前执行进程;
就绪队列;
等待队列实验目的:1)掌握处理机调度及其实现;
2)掌握进程状态及其状态转换;
3)掌握进程控制块PCB及其作用。
实验要求:1)创建10个进程的PCB,每个PCB包括:进程名、进程状态、优先级(1~10)、需要在处理机上执行的时间(ms)、队列指针等;
2)初始化10个PCB(产生随机数0或1,分别表示进程处于就绪态或等待态);
3)根据调度算法选择一个就绪进程在CPU上执行;
4)在进程执行过程中,产生随机数0或1,该随机数为1时,将等待队列中的第一个PCB加入就绪队列的对尾;
5)在进程执行过程中,产生一个随机数,表示执行进程能在处理机上执行的时间,如果随机时间大于总需要的时间,则执行完成。
如果小于,则从总时间中减去执行时间。
6)如果执行进程没有执行完成。
则产生随机数0或1,当该随机数为0时,将执行进程加入就绪队列对尾;
否则,将执行进程加入等待队列对尾;
7)一直到就绪队列为空,程序执行结束。
1
16位实验CPU设计实例介绍实验报告+测试文件
1
为了实现对合成孔径雷达(SAR)图像中舰船目标的实时检测,本文以双参数恒虚警(CFAR)算法为例,提出一种基于ARM+GPU架构的SAR图像舰船目标检测算法的实现方案。
该方案在NVIDIAJetsonTK1开发板上的测试结果表明,与传统基于CPU的SAR图像舰船检测算法相比,该方案能够达到数百倍的速度提升,有效解决了利用CPU平台进行舰船目标检测耗时长、效率低的问题。
JetsonTK1作为嵌入式处理平台,相对于工作站或服务器,在功耗和便携性方面都具有明显的优势。
2025/1/3 18:14:25 3KB 双参数cfar matlab
1
众所周知,intel8代CPU官方已经不提供win7的驱动了,所以一直以来8代CPU核显不能单安装win7,只能搭配显卡。
此驱动是在官网驱动上修改的,能完美支持HD630核显,已知问题,在搭载HD610的CpU上会闪屏花屏。
2025/1/1 17:36:54 80B i3 8100核显驱动 i3 8100集显驱动
1
单片机开发中除必要的硬件外,同样离不开软件,我们写的汇编语言源程序要变为CPU可以执行的机器码有两种方法,一种Keil软件图标是手工汇编,另一种是机器汇编,目前已极少使用手工汇编的方法了。
机器汇编是通过汇编软件将源程序变为机器码,用于MCS-51单片机的汇编软件有早期的A51,随着单片机开发技术的不断发展,从普遍使用汇编语言到逐渐使用高级语言开发,单片机的开发软件也在不断发展,Keil软件是目前最流行开发MCS-51系列单片机的软件,这从近年来各仿真机厂商纷纷宣布全面支持Keil即可看出。
Keil提供了包括C编译器、宏汇编、连接器、库管理和一个功能强大的仿真调试器等在内的完整开发方案,通过一个集成开发环境(uVision)将这些部份组合在一起。
运行Keil软件需要Pentium或以上的CPU,16MB或更多RAM、20M以上空闲的硬盘空间、WIN98、NT、WIN2000、WINXP等操作系统。
掌握这一软件的使用对于使用51系列单片机的爱好者来说是十分必要的,如果你使用C语言编程,那么Keil几乎就是你的不二之选(目前在国内你只能买到该软件、而你买的仿真机也很可能只支持该软件),即使不使用C语言而仅用汇编语言编程,其方便易用的集成环境、强大的软件仿真调试工具也会令你事半功倍。
1
一、课程设计目的和意义掌握8255、8259、8253芯片使用方法和编程方法,通过本次课程设计,学以致用,进一步理解所学的相关芯片的原理、内部结构、使用方法等,学会相关芯片实际应用及编程,系统中采用8088微处理器完成了电子钟的小系统的独立设计。
同时并了解综合问题的程序设计掌握实时处理程序的编制和调试方法,掌握一般的设计步骤和流程,使我们以后搞设计时逻辑更加清晰。
二、开发环境及设备1、设计环境PC机一台、windows98系统、实验箱、导线若干。
2、设计所用设备8253定时器:用于产生秒脉冲,其输出信号可作为中断请示信号送IRQ2。
8255并口:用做接口芯片,和小键盘相连。
8259中断控制器:用于产生中断。
LED:六个LED用于显示时:分:秒值。
小键盘:用于控制设置。
三、设计思想与原理1、设计思想本系统设计的电子时钟以8088微处理器作为CPU,用8253做定时计数器产生时钟频率,8255做可编程并行接口显示时钟和键盘电路,8259做中断控制器产生中断。
在此系统中,8253的功能是定时,接入8253的CLK信号为周期性时钟信号。
8253采用计数器0,工作于方式2,使8253的OUT0端输出周期性的负脉冲信号。
即每隔20ms,8253的OUT0端就会输出一个负脉冲的信号,此信号接8259的IR2,当中断到50次数后,CPU即处理,使液晶显示器上的时间发生变化。
日赚200网赚网http://wsbl52006.lingd.net/
2024/12/24 4:02:48 220KB 课程设计
1
单周期CPU,实现了lw,sw,add,sub,slt,jmp指令
2024/12/23 21:02:07 1.72MB 单周期 Verilog 计组 体系
1
硬件工程师手册目录第一章概述第一节硬件开发过程简介§1.1.1硬件开发的本过程§1.1.2硬件开发的规范化第二节硬件工程师职责与基本技能§1.2.1硬件工程师职责§1.2.2硬件工程师的基本素质与技能第二章硬件开发规范化管理第一节硬件开发流程§2.1.1硬件开发流程文件介绍§2.1.2硬件开发流程详解第二节硬件开发文档规范§2.2.1硬件开发文档规范文件介绍§2.2.2硬件开发文档编制规范详解第三节与硬件开发相关的流程文件介绍§2.3.1项目立项流程§2.3.2项目实施管理流程§2.3.3软件开发流程§2.3.4系统测试工作流程§2.3.5中试接口流程§2.3.6内部验收流程第四节PCB投板流程(陆波写)§2.4.1PCB投板系统文件介绍§2.4.2PCB投板流程详解第三章硬件设计技术规范第一节CAD辅助设计(陆波写)§3.1.1ORCAD辅助设计软件§3.1.2Cadence简介第二节可编程器件的使用§3.2.1PPGA产品性能和技术参数§3.2.2FPGA的开发工具的使用§3.2.3EPLD产品性能和技术参数§3.2.4Max+PLUSII开发工具§3.2.5VHDL语言第三节常用的接口及总线设计§3.3.1接口标准§3.3.2串口设计§3.3.3并口及总线设计§3.3.4RS-232接口总线§3.3.5RS-422和RS-423标准接口连接方法§3.3.6RS-485标准接口与联接方法第四节单板硬件设计指南§3.4.1电源滤波§3.4.2带电插拨座§3.4.3上下接电阻§3.4.4LD的标准电路§3.4.5高速时钟线设计§3.4.6接口驱动及支持芯片§3.4.7复位电路§3.4.8Watchdog电路§3.4.9单板调试端口设计及常用仪器第五节逻辑电平设计与转换§3.5.1TTL、ECL、PECL、CMOS标准§3.5.2TTL、ECL、MUSII连为电平转换第六节母板设计指南§3.6.1公司常用母板简介§3.6.2高速传输线理论与设计§3.6.3总线阻抗匹配、总线驱动及端接§3.6.4布线策略与电磁干扰第七节单板软件开发§3.7.1常用CPU介绍§3.7.2开发环境§3.7.3单板软件调试§3.7.4编程规范第八节硬件整体设计§3.8.1接地设计§3.8.2电源设计§3.8.3防雷与保护第九节时钟、同步与时钟分配§3.9.1时钟信号的作用§3.9.2时钟原理及性能指标测试第十节DSP开发技术§3.10.1DSP概述§3.10.2DSP的特点与应用yf-f4-06-cjy§3.10.3TMS320C54XDSP的结构第四章常用通信协议及标准第一节国际标准化组织§4.1.1ISO§4.1.2CCITT及ITU-T§4.1.3IEEE§4.1.4ETSI§4.1.5ANSI§4.1.6TIA/EIA§4.1.7BellCore第二节硬件开发常用通信标准§4.2.1ISO开放系统自联模型§4.2.2CCITTG系列建议§4.2.3I系列标准§4.2.4V系列标准§4.2.5TIA/EIA系列接口标准§4.2.6CCITTX系列建议§4.2.7IEEE常用标准第五章物料选型与申购(物料部)第一节物料选型的基本原则§5.1.1常用物料选型的基本原则§5.1.2专业物料选型的基本原则第二节IC的选型§5.2.1IC的常用技术指标§5.2.2常用IC选型举例第三节阻容器件的选型§5.3.1电阻器的选型§5.3.2电容器的选型§5.3.3电感器的选型§5.3.4电缆及接插件标准与选用第四节物料申购流程§5.4.1物料流程文件介绍§5.4.2物料流程详解§5.4.3物料申购案例分析第五节接触供应商须知第六节MRPII及BOM基础和使用第六章实验室第一节中央研究部实验室管理条件第二节中研部实验室环境检查评分细则附录一硬件开发流程符录二PCB技术板流程符录三硬件文档编写规范FPGA归档要求硬件EMC设计规范
2024/12/21 0:55:02 942KB 华为 硬件 工程师
1
好用的STM32F412工程模板STM32F412的新型大量数据获取模式(BAM),为数据处理进行了功耗优化,将DynamicEfficiency提升到了一个新的水平。
BAM允许通信外设实现批量数据交换,同时器件的其它部分(包括CPU)可保持在省电模式。
性能:在100MHz频率下,从Flash存储器执行时,STM32F412能够提供125DMIPS/339CoreMark性能,并且利用意法半导体的ART加速器实现FLASH零等待状态。
DSP指令和浮点运算单元扩大了产品的应用范围。
功效:ST该系列产品采用意法半导体90nm工艺,使用ART加速器和动态功耗调整功能,从Flash存储器执行指令,运行模式下可实现低至112µA/MHz的电流消耗。
停机模式下,功耗低至18µA。
集成度:STM32F412器件内置高达512至1024KB的Flash存储器和高达256KB的SRAM。
具备从48到144引脚各类封装。
4路USART,速度高达12.5Mbit/s5路SPI(I²S多路传输),速度高达50Mbit/s4个I²C,高达1Mbps2xCAN(支持2.0B)1个SDIO,运行于高达48MHz,所有封装都提供1个USB2.0OTG全速(FS)2个全双工I²S,最高32-bit/192kHz3个单工I²S,最高32-bit/192kHz2个数字滤波器,用于∑Δ调制器4个PDM接口,支持立体声麦克风速度高达2.4MSPS的12位ADC,14个定时器,频率高达100MHz的16和32位定时器硬件随机数发生器
2024/12/20 9:55:40 712KB STM32 STM32F4 工程模板
1
μC/OSII是著名的、源码公开的实时内核,是专为嵌入式应用设计的,可用于各类8位、16位和32位单片机或DSP。
从μC/OS算起,该内核已有10余年应用史,在诸多领域得到了广泛应用.本书是MicroC/OSIITheRealTimeKernel一书的第2版本,在第1版本(V2.0)基础上做了重大改进与升级。
通过对μC/OSII源代码的分析与描述,讲述了多任务实时的基本概念、竞争与调度算法、任务间同步与通信、存储与定时的管理以及如何处理优先级反转问题;
介绍如何将μC/OSII移植到不同CPU上,如何调试移植代码.本书可用做高等院校嵌入式实时系统课程教材或工程师培训教材,也可供嵌入式应用开发人员研究与使用。
2024/12/19 18:11:05 19MB 嵌入式 实时操作系统 μC\OS-Ⅱ
1
共 674 条记录 首页 上一页 下一页 尾页
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡