#简介最近因为项目需求,要实现一款雷达图来表示用户的各种成就值雷达图的绘制很简单,只要思路清晰按部就班的绘制就可以了,其中使用得最多,是**路径path类**的使用,使用这个类可以让我们愈加方便地绘制出**正多边形**等效果。
效果图如下:
2021/3/11 5:47:42 7.49MB 雷达图
1
完好的C#版扫雷,包含源代码,项目需求分析等全部文件,适合学习
2017/3/25 14:36:01 1.04MB C# 扫雷
1
领取宝-余额宝-理财项目需求文档【3】.doc
2017/10/14 19:32:37 528KB 互联网
1
客户是公司最宝贵的资源,为了更好的发掘老客户的价值,并开发更多新客户,XX公司决定实施客户关系管理零碎。
希望通过这个零碎完成对客户基本信息、联系人信息、交往信息、客户服务信息的充分共享和规范化管理;
希望通过对销售机会、客户开发过程的追踪和记录,提高新客户的开发能力;
希望在客户将要流失时零碎及时预警,以便销售人员及时采取措施,降低损失。
并希望零碎提供相关报表,以便公司高层随时了解公司客户情况。
客户服务是一个涉及多个部门,存在一定流程的工作。
客户服务水平的高低决定着公司的核心竞争力。
该客户关系管理零碎应提供一个客户服务在线平台,使客户服务处理过程中相关人员可以在线完成服务的处理和记录工作。
2019/10/6 12:38:40 3.5MB CRM 项目
1
本资源包含两个文档,一个是最新的NetworkControllerSidebandInterface(NC-SI)SpecificationV1.1.0官方发布版本,一个是2022年5月的最新版本NetworkControllerSidebandInterface(NC-SI)SpecificationV1.2WIP90,但尚未官方发布,可能还会有修改,两个文档都是内容比较丰富,适合根据实际项目需求进行研读,用于实际测试时建议使用官方已经发布的版本,用于研究未来发展方向时建议使用最新版本,资源整理不易,请大家多多支持,感激。
2021/11/4 14:28:03 4.01MB NC-SI 协议规范 硬件开发
1
内容名称:DDR3(AXI4接口)工程代码工程环境:XilinxVIVADO2018.3内容概要:使用XilinxVIVADO中的MIGIP核,设计了外部读写模块Verilog代码,并对读写模块进行封装,封装成一个类似BlockRAM/FIFO的黑盒子,以便在实际使用中直接调用外部接口。
本工程将核心参数(比如数据位宽、DDR突发长度、数据量大小等)设置成parameter,便于读者根据本身项目需求进行调整。
本工程经过FPGA上板实测,工程建立与代码实现的原理已在博客主页进行讲解,以便于读者理解。
适合人群:FPGA(VIVADO)使用者,掌握Verilog。
阅读建议:结合主页博客讲解进行阅读。
2020/1/10 15:45:47 49.71MB fpga ddr VIVADO
1
在日常工作中,钉钉打卡成了我生活中不可或缺的一部分。然而,有时候这个看似简单的任务却给我带来了不少烦恼。 每天早晚,我总是得牢记打开钉钉应用,点击"工作台",再找到"考勤打卡"进行签到。有时候因为工作忙碌,会忘记打卡,导致考勤异常,影响当月的工作评价。而且,由于我使用的是苹果手机,有时候系统更新后,钉钉的某些功能会出现异常,使得打卡变得更加麻烦。 另外,我的家人使用的是安卓手机,他们也经常抱怨钉钉打卡的繁琐。尤其是对于那些不太熟悉手机操作的长辈来说,每次打卡都是一次挑战。他们总是担心自己会操作失误,导致打卡失败。 为了解决这些烦恼,我开始思考是否可以通过编写一个全自动化脚本来实现钉钉打卡。经过一段时间的摸索和学习,我终于成功编写出了一个适用于苹果和安卓系统的钉钉打卡脚本。
2024-04-09 15:03 15KB 钉钉 钉钉打卡